xref: /netbsd-src/sys/external/gpl2/dts/dist/include/dt-bindings/reset/amlogic,meson8b-clkc-reset.h (revision f636ab04ec25b1763ed10eba0fa4d4fdd3a39b02)
1 /*	$NetBSD: amlogic,meson8b-clkc-reset.h,v 1.1.1.1 2017/10/28 10:30:32 jmcneill Exp $	*/
2 
3 /*
4  * Copyright (c) 2017 Martin Blumenstingl <martin.blumenstingl@googlemail.com>.
5  *
6  * SPDX-License-Identifier: (GPL-2.0+ OR MIT)
7  */
8 
9 #ifndef _DT_BINDINGS_AMLOGIC_MESON8B_CLKC_RESET_H
10 #define _DT_BINDINGS_AMLOGIC_MESON8B_CLKC_RESET_H
11 
12 #define CLKC_RESET_L2_CACHE_SOFT_RESET				0
13 #define CLKC_RESET_AXI_64_TO_128_BRIDGE_A5_SOFT_RESET		1
14 #define CLKC_RESET_SCU_SOFT_RESET				2
15 #define CLKC_RESET_CPU0_SOFT_RESET				3
16 #define CLKC_RESET_CPU1_SOFT_RESET				4
17 #define CLKC_RESET_CPU2_SOFT_RESET				5
18 #define CLKC_RESET_CPU3_SOFT_RESET				6
19 #define CLKC_RESET_A5_GLOBAL_RESET				7
20 #define CLKC_RESET_A5_AXI_SOFT_RESET				8
21 #define CLKC_RESET_A5_ABP_SOFT_RESET				9
22 #define CLKC_RESET_AXI_64_TO_128_BRIDGE_MMC_SOFT_RESET		10
23 #define CLKC_RESET_VID_CLK_CNTL_SOFT_RESET			11
24 #define CLKC_RESET_VID_DIVIDER_CNTL_SOFT_RESET_POST		12
25 #define CLKC_RESET_VID_DIVIDER_CNTL_SOFT_RESET_PRE		13
26 #define CLKC_RESET_VID_DIVIDER_CNTL_RESET_N_POST		14
27 #define CLKC_RESET_VID_DIVIDER_CNTL_RESET_N_PRE			15
28 
29 #endif /* _DT_BINDINGS_AMLOGIC_MESON8B_CLKC_RESET_H */
30