xref: /llvm-project/llvm/test/Transforms/Inline/AMDGPU/inline-hint.ll (revision 3528e63d89305907b3d6e0f59f7b03b94a12dacc)
1; RUN: opt -S -mtriple=amdgcn-unknown-amdhsa -passes=inline --inline-threshold=1 --inlinehint-threshold=4 < %s | FileCheck %s
2
3define hidden <16 x i32> @div_hint(<16 x i32> %x, <16 x i32> %y) #0 {
4entry:
5  %div.1 = udiv <16 x i32> %x, %y
6  %div.2 = udiv <16 x i32> %div.1, %y
7  %div.3 = udiv <16 x i32> %div.2, %y
8  %div.4 = udiv <16 x i32> %div.3, %y
9  %div.5 = udiv <16 x i32> %div.4, %y
10  %div.6 = udiv <16 x i32> %div.5, %y
11  %div.7 = udiv <16 x i32> %div.6, %y
12  %div.8 = udiv <16 x i32> %div.7, %y
13  %div.9 = udiv <16 x i32> %div.8, %y
14  %div.10 = udiv <16 x i32> %div.9, %y
15  %div.11 = udiv <16 x i32> %div.10, %y
16  %div.12 = udiv <16 x i32> %div.11, %y
17  %div.13 = udiv <16 x i32> %div.12, %y
18  %div.14 = udiv <16 x i32> %div.13, %y
19  %div.15 = udiv <16 x i32> %div.14, %y
20  %div.16 = udiv <16 x i32> %div.15, %y
21  %div.17 = udiv <16 x i32> %div.16, %y
22  %div.18 = udiv <16 x i32> %div.17, %y
23  %div.19 = udiv <16 x i32> %div.18, %y
24  ret <16 x i32> %div.19
25}
26
27; CHECK-LABEL: define amdgpu_kernel void @caller_hint
28; CHECK-NOT: call
29; CHECK: udiv
30; CHECK: ret void
31define amdgpu_kernel void @caller_hint(ptr addrspace(1) nocapture %x, ptr addrspace(1) nocapture readonly %y) {
32entry:
33  %tmp = load <16 x i32>, ptr addrspace(1) %x, align 4
34  %tmp1 = load <16 x i32>, ptr addrspace(1) %y, align 4
35  %div.i = tail call <16 x i32> @div_hint(<16 x i32> %tmp, <16 x i32> %tmp1) #0
36  store <16 x i32> %div.i, ptr addrspace(1) %x, align 4
37  ret void
38}
39
40define hidden <16 x i32> @div_nohint(<16 x i32> %x, <16 x i32> %y) {
41entry:
42  %div.1 = udiv <16 x i32> %x, %y
43  %div.2 = udiv <16 x i32> %div.1, %y
44  %div.3 = udiv <16 x i32> %div.2, %y
45  %div.4 = udiv <16 x i32> %div.3, %y
46  %div.5 = udiv <16 x i32> %div.4, %y
47  %div.6 = udiv <16 x i32> %div.5, %y
48  %div.7 = udiv <16 x i32> %div.6, %y
49  %div.8 = udiv <16 x i32> %div.7, %y
50  %div.9 = udiv <16 x i32> %div.8, %y
51  %div.10 = udiv <16 x i32> %div.9, %y
52  %div.11 = udiv <16 x i32> %div.10, %y
53  %div.12 = udiv <16 x i32> %div.11, %y
54  %div.13 = udiv <16 x i32> %div.12, %y
55  %div.14 = udiv <16 x i32> %div.13, %y
56  %div.15 = udiv <16 x i32> %div.14, %y
57  %div.16 = udiv <16 x i32> %div.15, %y
58  %div.17 = udiv <16 x i32> %div.16, %y
59  %div.18 = udiv <16 x i32> %div.17, %y
60  %div.19 = udiv <16 x i32> %div.18, %y
61  ret <16 x i32> %div.19
62}
63
64; CHECK-LABEL: define amdgpu_kernel void @caller_nohint
65; CHECK-NOT: udiv
66; CHECK: tail call <16 x i32> @div_nohint
67; CHECK: ret void
68define amdgpu_kernel void @caller_nohint(ptr addrspace(1) nocapture %x, ptr addrspace(1) nocapture readonly %y) {
69entry:
70  %tmp = load <16 x i32>, ptr addrspace(1) %x
71  %tmp1 = load <16 x i32>, ptr addrspace(1) %y
72  %div.i = tail call <16 x i32> @div_nohint(<16 x i32> %tmp, <16 x i32> %tmp1)
73  store <16 x i32> %div.i, ptr addrspace(1) %x
74  ret void
75}
76
77attributes #0 = { inlinehint }
78