1; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py 2; RUN: llc --mtriple=loongarch64 --mattr=+lasx < %s | FileCheck %s 3 4declare <16 x i16> @llvm.loongarch.lasx.xvaddwev.h.b(<32 x i8>, <32 x i8>) 5 6define <16 x i16> @lasx_xvaddwev_h_b(<32 x i8> %va, <32 x i8> %vb) nounwind { 7; CHECK-LABEL: lasx_xvaddwev_h_b: 8; CHECK: # %bb.0: # %entry 9; CHECK-NEXT: xvaddwev.h.b $xr0, $xr0, $xr1 10; CHECK-NEXT: ret 11entry: 12 %res = call <16 x i16> @llvm.loongarch.lasx.xvaddwev.h.b(<32 x i8> %va, <32 x i8> %vb) 13 ret <16 x i16> %res 14} 15 16declare <8 x i32> @llvm.loongarch.lasx.xvaddwev.w.h(<16 x i16>, <16 x i16>) 17 18define <8 x i32> @lasx_xvaddwev_w_h(<16 x i16> %va, <16 x i16> %vb) nounwind { 19; CHECK-LABEL: lasx_xvaddwev_w_h: 20; CHECK: # %bb.0: # %entry 21; CHECK-NEXT: xvaddwev.w.h $xr0, $xr0, $xr1 22; CHECK-NEXT: ret 23entry: 24 %res = call <8 x i32> @llvm.loongarch.lasx.xvaddwev.w.h(<16 x i16> %va, <16 x i16> %vb) 25 ret <8 x i32> %res 26} 27 28declare <4 x i64> @llvm.loongarch.lasx.xvaddwev.d.w(<8 x i32>, <8 x i32>) 29 30define <4 x i64> @lasx_xvaddwev_d_w(<8 x i32> %va, <8 x i32> %vb) nounwind { 31; CHECK-LABEL: lasx_xvaddwev_d_w: 32; CHECK: # %bb.0: # %entry 33; CHECK-NEXT: xvaddwev.d.w $xr0, $xr0, $xr1 34; CHECK-NEXT: ret 35entry: 36 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwev.d.w(<8 x i32> %va, <8 x i32> %vb) 37 ret <4 x i64> %res 38} 39 40declare <4 x i64> @llvm.loongarch.lasx.xvaddwev.q.d(<4 x i64>, <4 x i64>) 41 42define <4 x i64> @lasx_xvaddwev_q_d(<4 x i64> %va, <4 x i64> %vb) nounwind { 43; CHECK-LABEL: lasx_xvaddwev_q_d: 44; CHECK: # %bb.0: # %entry 45; CHECK-NEXT: xvaddwev.q.d $xr0, $xr0, $xr1 46; CHECK-NEXT: ret 47entry: 48 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwev.q.d(<4 x i64> %va, <4 x i64> %vb) 49 ret <4 x i64> %res 50} 51 52declare <16 x i16> @llvm.loongarch.lasx.xvaddwev.h.bu(<32 x i8>, <32 x i8>) 53 54define <16 x i16> @lasx_xvaddwev_h_bu(<32 x i8> %va, <32 x i8> %vb) nounwind { 55; CHECK-LABEL: lasx_xvaddwev_h_bu: 56; CHECK: # %bb.0: # %entry 57; CHECK-NEXT: xvaddwev.h.bu $xr0, $xr0, $xr1 58; CHECK-NEXT: ret 59entry: 60 %res = call <16 x i16> @llvm.loongarch.lasx.xvaddwev.h.bu(<32 x i8> %va, <32 x i8> %vb) 61 ret <16 x i16> %res 62} 63 64declare <8 x i32> @llvm.loongarch.lasx.xvaddwev.w.hu(<16 x i16>, <16 x i16>) 65 66define <8 x i32> @lasx_xvaddwev_w_hu(<16 x i16> %va, <16 x i16> %vb) nounwind { 67; CHECK-LABEL: lasx_xvaddwev_w_hu: 68; CHECK: # %bb.0: # %entry 69; CHECK-NEXT: xvaddwev.w.hu $xr0, $xr0, $xr1 70; CHECK-NEXT: ret 71entry: 72 %res = call <8 x i32> @llvm.loongarch.lasx.xvaddwev.w.hu(<16 x i16> %va, <16 x i16> %vb) 73 ret <8 x i32> %res 74} 75 76declare <4 x i64> @llvm.loongarch.lasx.xvaddwev.d.wu(<8 x i32>, <8 x i32>) 77 78define <4 x i64> @lasx_xvaddwev_d_wu(<8 x i32> %va, <8 x i32> %vb) nounwind { 79; CHECK-LABEL: lasx_xvaddwev_d_wu: 80; CHECK: # %bb.0: # %entry 81; CHECK-NEXT: xvaddwev.d.wu $xr0, $xr0, $xr1 82; CHECK-NEXT: ret 83entry: 84 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwev.d.wu(<8 x i32> %va, <8 x i32> %vb) 85 ret <4 x i64> %res 86} 87 88declare <4 x i64> @llvm.loongarch.lasx.xvaddwev.q.du(<4 x i64>, <4 x i64>) 89 90define <4 x i64> @lasx_xvaddwev_q_du(<4 x i64> %va, <4 x i64> %vb) nounwind { 91; CHECK-LABEL: lasx_xvaddwev_q_du: 92; CHECK: # %bb.0: # %entry 93; CHECK-NEXT: xvaddwev.q.du $xr0, $xr0, $xr1 94; CHECK-NEXT: ret 95entry: 96 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwev.q.du(<4 x i64> %va, <4 x i64> %vb) 97 ret <4 x i64> %res 98} 99 100declare <16 x i16> @llvm.loongarch.lasx.xvaddwev.h.bu.b(<32 x i8>, <32 x i8>) 101 102define <16 x i16> @lasx_xvaddwev_h_bu_b(<32 x i8> %va, <32 x i8> %vb) nounwind { 103; CHECK-LABEL: lasx_xvaddwev_h_bu_b: 104; CHECK: # %bb.0: # %entry 105; CHECK-NEXT: xvaddwev.h.bu.b $xr0, $xr0, $xr1 106; CHECK-NEXT: ret 107entry: 108 %res = call <16 x i16> @llvm.loongarch.lasx.xvaddwev.h.bu.b(<32 x i8> %va, <32 x i8> %vb) 109 ret <16 x i16> %res 110} 111 112declare <8 x i32> @llvm.loongarch.lasx.xvaddwev.w.hu.h(<16 x i16>, <16 x i16>) 113 114define <8 x i32> @lasx_xvaddwev_w_hu_h(<16 x i16> %va, <16 x i16> %vb) nounwind { 115; CHECK-LABEL: lasx_xvaddwev_w_hu_h: 116; CHECK: # %bb.0: # %entry 117; CHECK-NEXT: xvaddwev.w.hu.h $xr0, $xr0, $xr1 118; CHECK-NEXT: ret 119entry: 120 %res = call <8 x i32> @llvm.loongarch.lasx.xvaddwev.w.hu.h(<16 x i16> %va, <16 x i16> %vb) 121 ret <8 x i32> %res 122} 123 124declare <4 x i64> @llvm.loongarch.lasx.xvaddwev.d.wu.w(<8 x i32>, <8 x i32>) 125 126define <4 x i64> @lasx_xvaddwev_d_wu_w(<8 x i32> %va, <8 x i32> %vb) nounwind { 127; CHECK-LABEL: lasx_xvaddwev_d_wu_w: 128; CHECK: # %bb.0: # %entry 129; CHECK-NEXT: xvaddwev.d.wu.w $xr0, $xr0, $xr1 130; CHECK-NEXT: ret 131entry: 132 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwev.d.wu.w(<8 x i32> %va, <8 x i32> %vb) 133 ret <4 x i64> %res 134} 135 136declare <4 x i64> @llvm.loongarch.lasx.xvaddwev.q.du.d(<4 x i64>, <4 x i64>) 137 138define <4 x i64> @lasx_xvaddwev_q_du_d(<4 x i64> %va, <4 x i64> %vb) nounwind { 139; CHECK-LABEL: lasx_xvaddwev_q_du_d: 140; CHECK: # %bb.0: # %entry 141; CHECK-NEXT: xvaddwev.q.du.d $xr0, $xr0, $xr1 142; CHECK-NEXT: ret 143entry: 144 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwev.q.du.d(<4 x i64> %va, <4 x i64> %vb) 145 ret <4 x i64> %res 146} 147 148declare <16 x i16> @llvm.loongarch.lasx.xvaddwod.h.b(<32 x i8>, <32 x i8>) 149 150define <16 x i16> @lasx_xvaddwod_h_b(<32 x i8> %va, <32 x i8> %vb) nounwind { 151; CHECK-LABEL: lasx_xvaddwod_h_b: 152; CHECK: # %bb.0: # %entry 153; CHECK-NEXT: xvaddwod.h.b $xr0, $xr0, $xr1 154; CHECK-NEXT: ret 155entry: 156 %res = call <16 x i16> @llvm.loongarch.lasx.xvaddwod.h.b(<32 x i8> %va, <32 x i8> %vb) 157 ret <16 x i16> %res 158} 159 160declare <8 x i32> @llvm.loongarch.lasx.xvaddwod.w.h(<16 x i16>, <16 x i16>) 161 162define <8 x i32> @lasx_xvaddwod_w_h(<16 x i16> %va, <16 x i16> %vb) nounwind { 163; CHECK-LABEL: lasx_xvaddwod_w_h: 164; CHECK: # %bb.0: # %entry 165; CHECK-NEXT: xvaddwod.w.h $xr0, $xr0, $xr1 166; CHECK-NEXT: ret 167entry: 168 %res = call <8 x i32> @llvm.loongarch.lasx.xvaddwod.w.h(<16 x i16> %va, <16 x i16> %vb) 169 ret <8 x i32> %res 170} 171 172declare <4 x i64> @llvm.loongarch.lasx.xvaddwod.d.w(<8 x i32>, <8 x i32>) 173 174define <4 x i64> @lasx_xvaddwod_d_w(<8 x i32> %va, <8 x i32> %vb) nounwind { 175; CHECK-LABEL: lasx_xvaddwod_d_w: 176; CHECK: # %bb.0: # %entry 177; CHECK-NEXT: xvaddwod.d.w $xr0, $xr0, $xr1 178; CHECK-NEXT: ret 179entry: 180 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwod.d.w(<8 x i32> %va, <8 x i32> %vb) 181 ret <4 x i64> %res 182} 183 184declare <4 x i64> @llvm.loongarch.lasx.xvaddwod.q.d(<4 x i64>, <4 x i64>) 185 186define <4 x i64> @lasx_xvaddwod_q_d(<4 x i64> %va, <4 x i64> %vb) nounwind { 187; CHECK-LABEL: lasx_xvaddwod_q_d: 188; CHECK: # %bb.0: # %entry 189; CHECK-NEXT: xvaddwod.q.d $xr0, $xr0, $xr1 190; CHECK-NEXT: ret 191entry: 192 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwod.q.d(<4 x i64> %va, <4 x i64> %vb) 193 ret <4 x i64> %res 194} 195 196declare <16 x i16> @llvm.loongarch.lasx.xvaddwod.h.bu(<32 x i8>, <32 x i8>) 197 198define <16 x i16> @lasx_xvaddwod_h_bu(<32 x i8> %va, <32 x i8> %vb) nounwind { 199; CHECK-LABEL: lasx_xvaddwod_h_bu: 200; CHECK: # %bb.0: # %entry 201; CHECK-NEXT: xvaddwod.h.bu $xr0, $xr0, $xr1 202; CHECK-NEXT: ret 203entry: 204 %res = call <16 x i16> @llvm.loongarch.lasx.xvaddwod.h.bu(<32 x i8> %va, <32 x i8> %vb) 205 ret <16 x i16> %res 206} 207 208declare <8 x i32> @llvm.loongarch.lasx.xvaddwod.w.hu(<16 x i16>, <16 x i16>) 209 210define <8 x i32> @lasx_xvaddwod_w_hu(<16 x i16> %va, <16 x i16> %vb) nounwind { 211; CHECK-LABEL: lasx_xvaddwod_w_hu: 212; CHECK: # %bb.0: # %entry 213; CHECK-NEXT: xvaddwod.w.hu $xr0, $xr0, $xr1 214; CHECK-NEXT: ret 215entry: 216 %res = call <8 x i32> @llvm.loongarch.lasx.xvaddwod.w.hu(<16 x i16> %va, <16 x i16> %vb) 217 ret <8 x i32> %res 218} 219 220declare <4 x i64> @llvm.loongarch.lasx.xvaddwod.d.wu(<8 x i32>, <8 x i32>) 221 222define <4 x i64> @lasx_xvaddwod_d_wu(<8 x i32> %va, <8 x i32> %vb) nounwind { 223; CHECK-LABEL: lasx_xvaddwod_d_wu: 224; CHECK: # %bb.0: # %entry 225; CHECK-NEXT: xvaddwod.d.wu $xr0, $xr0, $xr1 226; CHECK-NEXT: ret 227entry: 228 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwod.d.wu(<8 x i32> %va, <8 x i32> %vb) 229 ret <4 x i64> %res 230} 231 232declare <4 x i64> @llvm.loongarch.lasx.xvaddwod.q.du(<4 x i64>, <4 x i64>) 233 234define <4 x i64> @lasx_xvaddwod_q_du(<4 x i64> %va, <4 x i64> %vb) nounwind { 235; CHECK-LABEL: lasx_xvaddwod_q_du: 236; CHECK: # %bb.0: # %entry 237; CHECK-NEXT: xvaddwod.q.du $xr0, $xr0, $xr1 238; CHECK-NEXT: ret 239entry: 240 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwod.q.du(<4 x i64> %va, <4 x i64> %vb) 241 ret <4 x i64> %res 242} 243 244declare <16 x i16> @llvm.loongarch.lasx.xvaddwod.h.bu.b(<32 x i8>, <32 x i8>) 245 246define <16 x i16> @lasx_xvaddwod_h_bu_b(<32 x i8> %va, <32 x i8> %vb) nounwind { 247; CHECK-LABEL: lasx_xvaddwod_h_bu_b: 248; CHECK: # %bb.0: # %entry 249; CHECK-NEXT: xvaddwod.h.bu.b $xr0, $xr0, $xr1 250; CHECK-NEXT: ret 251entry: 252 %res = call <16 x i16> @llvm.loongarch.lasx.xvaddwod.h.bu.b(<32 x i8> %va, <32 x i8> %vb) 253 ret <16 x i16> %res 254} 255 256declare <8 x i32> @llvm.loongarch.lasx.xvaddwod.w.hu.h(<16 x i16>, <16 x i16>) 257 258define <8 x i32> @lasx_xvaddwod_w_hu_h(<16 x i16> %va, <16 x i16> %vb) nounwind { 259; CHECK-LABEL: lasx_xvaddwod_w_hu_h: 260; CHECK: # %bb.0: # %entry 261; CHECK-NEXT: xvaddwod.w.hu.h $xr0, $xr0, $xr1 262; CHECK-NEXT: ret 263entry: 264 %res = call <8 x i32> @llvm.loongarch.lasx.xvaddwod.w.hu.h(<16 x i16> %va, <16 x i16> %vb) 265 ret <8 x i32> %res 266} 267 268declare <4 x i64> @llvm.loongarch.lasx.xvaddwod.d.wu.w(<8 x i32>, <8 x i32>) 269 270define <4 x i64> @lasx_xvaddwod_d_wu_w(<8 x i32> %va, <8 x i32> %vb) nounwind { 271; CHECK-LABEL: lasx_xvaddwod_d_wu_w: 272; CHECK: # %bb.0: # %entry 273; CHECK-NEXT: xvaddwod.d.wu.w $xr0, $xr0, $xr1 274; CHECK-NEXT: ret 275entry: 276 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwod.d.wu.w(<8 x i32> %va, <8 x i32> %vb) 277 ret <4 x i64> %res 278} 279 280declare <4 x i64> @llvm.loongarch.lasx.xvaddwod.q.du.d(<4 x i64>, <4 x i64>) 281 282define <4 x i64> @lasx_xvaddwod_q_du_d(<4 x i64> %va, <4 x i64> %vb) nounwind { 283; CHECK-LABEL: lasx_xvaddwod_q_du_d: 284; CHECK: # %bb.0: # %entry 285; CHECK-NEXT: xvaddwod.q.du.d $xr0, $xr0, $xr1 286; CHECK-NEXT: ret 287entry: 288 %res = call <4 x i64> @llvm.loongarch.lasx.xvaddwod.q.du.d(<4 x i64> %va, <4 x i64> %vb) 289 ret <4 x i64> %res 290} 291