1*24287f23Smlelstv /* $NetBSD: bcm2838_pcie.h,v 1.1 2021/03/08 13:49:01 mlelstv Exp $ */ 2*24287f23Smlelstv 3*24287f23Smlelstv /*- 4*24287f23Smlelstv * Copyright (c) 2020 The NetBSD Foundation, Inc. 5*24287f23Smlelstv * All rights reserved. 6*24287f23Smlelstv * 7*24287f23Smlelstv * This code is derived from software contributed to The NetBSD Foundation 8*24287f23Smlelstv * by Michael van Elst 9*24287f23Smlelstv * 10*24287f23Smlelstv * Redistribution and use in source and binary forms, with or without 11*24287f23Smlelstv * modification, are permitted provided that the following conditions 12*24287f23Smlelstv * are met: 13*24287f23Smlelstv * 1. Redistributions of source code must retain the above copyright 14*24287f23Smlelstv * notice, this list of conditions and the following disclaimer. 15*24287f23Smlelstv * 2. Redistributions in binary form must reproduce the above copyright 16*24287f23Smlelstv * notice, this list of conditions and the following disclaimer in the 17*24287f23Smlelstv * documentation and/or other materials provided with the distribution. 18*24287f23Smlelstv * 19*24287f23Smlelstv * THIS SOFTWARE IS PROVIDED BY THE NETBSD FOUNDATION, INC. AND CONTRIBUTORS 20*24287f23Smlelstv * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED 21*24287f23Smlelstv * TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR 22*24287f23Smlelstv * PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL THE FOUNDATION OR CONTRIBUTORS 23*24287f23Smlelstv * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR 24*24287f23Smlelstv * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF 25*24287f23Smlelstv * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS 26*24287f23Smlelstv * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN 27*24287f23Smlelstv * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) 28*24287f23Smlelstv * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE 29*24287f23Smlelstv * POSSIBILITY OF SUCH DAMAGE. 30*24287f23Smlelstv */ 31*24287f23Smlelstv 32*24287f23Smlelstv #ifndef _BCM2838_PCIE_H 33*24287f23Smlelstv #define _BCM2838_PCIE_H 34*24287f23Smlelstv 35*24287f23Smlelstv /* Broadcom Settop Box PCIE Register Offsets. */ 36*24287f23Smlelstv #define PCIE_RC_CFG_VENDOR_VENDOR_SPECIFIC_REG1 0x0188 37*24287f23Smlelstv #define PCIE_RC_CFG_VENDOR_VENDOR_SPECIFIC_REG1_ENDIAN_MODE_BAR1 __BITS(0,1) 38*24287f23Smlelstv #define PCIE_RC_CFG_VENDOR_VENDOR_SPECIFIC_REG1_ENDIAN_MODE_BAR2 __BITS(2,3) 39*24287f23Smlelstv #define PCIE_RC_CFG_VENDOR_VENDOR_SPECIFIC_REG1_ENDIAN_MODE_BAR3 __BITS(4,5) 40*24287f23Smlelstv 41*24287f23Smlelstv #define PCIE_RC_CFG_PRIV1_ID_VAL3 0x043c 42*24287f23Smlelstv #define PCIE_RC_CFG_PRIV1_ID_VAL3_CLASS_CODE __BITS(0,23) 43*24287f23Smlelstv 44*24287f23Smlelstv #define PCIE_RC_CFG_PRIV1_LINK_CAPABILITY 0x04dc 45*24287f23Smlelstv #define PCIE_RC_CFG_PRIV1_LINK_CAPABILITY_ASPM_SUPPORT __BITS(10,11) 46*24287f23Smlelstv 47*24287f23Smlelstv #define PCIE_RC_DL_MDIO_ADDR 0x1100 48*24287f23Smlelstv #define PCIE_RC_DL_MDIO_WR_DATA 0x1104 49*24287f23Smlelstv #define PCIE_RC_DL_MDIO_RD_DATA 0x1108 50*24287f23Smlelstv #define PCIE_RC_DL_MDIO_DATA __BITS(0,30) 51*24287f23Smlelstv #define PCIE_RC_DL_MDIO_PORT __BITS(16,19) 52*24287f23Smlelstv #define PCIE_RC_DL_MDIO_REGAD __BITS(0,15) 53*24287f23Smlelstv #define PCIE_RC_DL_MDIO_CMD __BITS(20,31) 54*24287f23Smlelstv #define PCIE_RC_DL_MDIO_READ __BIT(0) 55*24287f23Smlelstv #define PCIE_RC_DL_MDIO_DATA_DONE __BIT(31) 56*24287f23Smlelstv 57*24287f23Smlelstv 58*24287f23Smlelstv #define PCIE_MISC_MISC_CTRL 0x4008 59*24287f23Smlelstv #define PCIE_MISC_MISC_CTRL_SCB_ACCESS_EN __BIT(12) 60*24287f23Smlelstv #define PCIE_MISC_MISC_CTRL_CFG_READ_UR_MODE __BIT(13) 61*24287f23Smlelstv #define PCIE_MISC_MISC_CTRL_MAX_BURST_SIZE __BITS(20,21) 62*24287f23Smlelstv #define PCIE_MISC_MISC_CTRL_SCB0_SIZE __BITS(27,31) 63*24287f23Smlelstv #define PCIE_MISC_MISC_CTRL_SCB1_SIZE __BITS(22,26) 64*24287f23Smlelstv #define PCIE_MISC_MISC_CTRL_SCB2_SIZE __BITS(0,4) 65*24287f23Smlelstv 66*24287f23Smlelstv #define PCIE_RC_CFG_PCIE_LINK_CAPABILITY 0x00b8 67*24287f23Smlelstv #define PCIE_RC_CFG_PCIE_LINK_CAPABILITY_MAX_LINK_SPEED __BITS(0,3) 68*24287f23Smlelstv #define PCIE_RC_CFG_PCIE_LINK_STATUS_CONTROL 0x00bc 69*24287f23Smlelstv #define PCIE_RC_CFG_PCIE_LINK_STATUS_CONTROL_NEG_LINK_WIDTH __BITS(24,29) 70*24287f23Smlelstv #define PCIE_RC_CFG_PCIE_LINK_STATUS_CONTROL_NEG_LINK_SPEED __BITS(16,19) 71*24287f23Smlelstv #define PCIE_RC_CFG_PCIE_ROOT_CAP_CONTROL 0x00c8 72*24287f23Smlelstv #define PCIE_RC_CFG_PCIE_ROOT_CAP_CONTROL_RC_CRS_EN __BITS(4,7) 73*24287f23Smlelstv #define PCIE_RC_CFG_PCIE_LINK_STATUS_CONTROL_2 0x00dc 74*24287f23Smlelstv #define PCIE_RC_CFG_PCIE_LINK_STATUS_CONTROL_2_TARGET_LINK_SPEED __BITS(0,3) 75*24287f23Smlelstv 76*24287f23Smlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_LO(w) (0x400c + (w) * 0x4) 77*24287f23Smlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_HI(w) (0x4010 + (w) * 0x4) 78*24287f23Smlelstv 79*24287f23Smlelstv #define PCIE_MISC_RC_BAR1_CONFIG_LO 0x402c 80*24287f23Smlelstv #define PCIE_MISC_RC_BARx_CONFIG_LO_MATCH_ADDRESS __BITS(12,31) 81*24287f23Smlelstv #define PCIE_MISC_RC_BARx_CONFIG_LO_SIZE __BITS(0,5) 82*24287f23Smlelstv #define PCIE_MISC_RC_BAR1_CONFIG_HI 0x4030 83*24287f23Smlelstv #define PCIE_MISC_RC_BAR2_CONFIG_LO 0x4034 84*24287f23Smlelstv #define PCIE_MISC_RC_BAR2_CONFIG_HI 0x4038 85*24287f23Smlelstv #define PCIE_MISC_RC_BAR3_CONFIG_LO 0x403c 86*24287f23Smlelstv #define PCIE_MISC_RC_BAR3_CONFIG_HI 0x4040 87*24287f23Smlelstv 88*24287f23Smlelstv #define PCIE_MISC_PCIE_CTRL 0x4064 89*24287f23Smlelstv #define PCIE_MISC_PCIE_CTRL_PCIE_PERSTB __BIT(2) 90*24287f23Smlelstv #define PCIE_MISC_PCIE_CTRL_PCIE_L23_REQUEST __BIT(0) 91*24287f23Smlelstv 92*24287f23Smlelstv #define PCIE_MISC_PCIE_STATUS 0x4068 93*24287f23Smlelstv #define PCIE_MISC_PCIE_STATUS_PCIE_PORT __BIT(7) 94*24287f23Smlelstv #define PCIE_MISC_PCIE_STATUS_PCIE_LINK_IN_L23 __BIT(6) 95*24287f23Smlelstv #define PCIE_MISC_PCIE_STATUS_PCIE_DL_ACTIVE __BIT(5) 96*24287f23Smlelstv #define PCIE_MISC_PCIE_STATUS_PCIE_PHYLINKUP __BIT(4) 97*24287f23Smlelstv 98*24287f23Smlelstv #define PCIE_MISC_REVISION 0x406c 99*24287f23Smlelstv #define PCIE_MISC_REVISION_MAJMIN __BITS(0,15) 100*24287f23Smlelstv 101*24287f23Smlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_BASE_LIMIT(w) (0x4070 + (w) * 0x4) 102*24287f23Smlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_BASE_LIMIT_LIMIT __BITS(20,31) 103*24287f23Smlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_BASE_LIMIT_BASE __BITS(4,15) 104*24287f23Smlelstv 105*24287f23Smlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_BASE_HI(w) (0x4080 + (w) * 0x4) 106*24287f23Smlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_BASE_HI_BASE __BITS(0,7) 107*24287f23Smlelstv 108*24287f23Smlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_LIMIT_HI(w) (0x4084 + (w) * 0x8) 109*24287f23Smlelstv #define PCIE_MISC_CPU_2_PCIE_MEM_WIN0_LIMIT_HI_LIMIT __BITS(0,7) 110*24287f23Smlelstv 111*24287f23Smlelstv #define PCIE_MISC_HARD_PCIE_HARD_DEBUG 0x4204 112*24287f23Smlelstv #define PCIE_MISC_HARD_PCIE_HARD_DEBUG_CLKREQ __BIT(1) 113*24287f23Smlelstv #define PCIE_MISC_HARD_PCIE_HARD_DEBUG_SERDES_IDDQ __BIT(27) 114*24287f23Smlelstv 115*24287f23Smlelstv #define PCIE_INTR2_STATUS 0x4300 116*24287f23Smlelstv #define PCIE_INTR2_SET 0x4304 117*24287f23Smlelstv #define PCIE_INTR2_CLR 0x4308 118*24287f23Smlelstv #define PCIE_INTR2_MASK_STATUS 0x430c 119*24287f23Smlelstv #define PCIE_INTR2_MASK_SET 0x4310 120*24287f23Smlelstv #define PCIE_INTR2_MASK_CLR 0x4314 121*24287f23Smlelstv 122*24287f23Smlelstv #define PCIE_MSI_INTR2_STATUS 0x4500 123*24287f23Smlelstv #define PCIE_MSI_INTR2_SET 0x4504 124*24287f23Smlelstv #define PCIE_MSI_INTR2_CLR 0x4508 125*24287f23Smlelstv #define PCIE_MSI_INTR2_MASK_STATUS 0x450c 126*24287f23Smlelstv #define PCIE_MSI_INTR2_MASK_SET 0x4510 127*24287f23Smlelstv #define PCIE_MSI_INTR2_MASK_CLR 0x4514 128*24287f23Smlelstv 129*24287f23Smlelstv #define PCIE_EXT_CFG_DATA 0x8000 130*24287f23Smlelstv 131*24287f23Smlelstv #define PCIE_EXT_CFG_INDEX 0x9000 132*24287f23Smlelstv #define PCIE_EXT_CFG_INDEX_BUSNUM __BITS(20,27) 133*24287f23Smlelstv #define PCIE_EXT_CFG_INDEX_SLOT __BITS(15,19) 134*24287f23Smlelstv #define PCIE_EXT_CFG_INDEX_FUNC __BITS(12,14) 135*24287f23Smlelstv 136*24287f23Smlelstv #define PCIE_RGR1_SW_INIT_1 0x9210 137*24287f23Smlelstv #define PCIE_RGR1_SW_INIT_1_PERST __BIT(0) 138*24287f23Smlelstv #define PCIE_RGR1_SW_INIT_1_INIT __BIT(1) 139*24287f23Smlelstv 140*24287f23Smlelstv #endif /* !_BCM2838_PCIE_H */ 141