Home
last modified time | relevance | path

Searched refs:pcie_table (Results 1 – 17 of 17) sorted by relevance

/netbsd-src/sys/external/bsd/drm2/dist/drm/amd/powerplay/hwmgr/
H A Damdgpu_process_pptables_v1_0.c503 phm_ppt_v1_pcie_table *pcie_table; in get_pcie_table() local
518 pcie_table = kzalloc(table_size, GFP_KERNEL); in get_pcie_table()
520 if (pcie_table == NULL) in get_pcie_table()
533 pcie_table->count = pcie_count; in get_pcie_table()
537 entries, pcie_table, i); in get_pcie_table()
545 *pp_tonga_pcie_table = pcie_table; in get_pcie_table()
557 pcie_table = kzalloc(table_size, GFP_KERNEL); in get_pcie_table()
559 if (pcie_table == NULL) in get_pcie_table()
572 pcie_table->count = pcie_count; in get_pcie_table()
577 entries, pcie_table, i); in get_pcie_table()
[all …]
H A Damdgpu_vega10_processpptables.c816 struct phm_ppt_v1_pcie_table *pcie_table; in get_pcie_table() local
830 pcie_table = kzalloc(table_size, GFP_KERNEL); in get_pcie_table()
832 if (!pcie_table) in get_pcie_table()
843 pcie_table->count = pcie_count; in get_pcie_table()
846 pcie_table->entries[i].gen_speed = in get_pcie_table()
848 pcie_table->entries[i].lane_width = in get_pcie_table()
850 pcie_table->entries[i].pcie_sclk = in get_pcie_table()
854 *vega10_pcie_table = pcie_table; in get_pcie_table()
943 const Vega10_PPTable_Generic_SubTable_Header *pcie_table = in init_powerplay_extended_tables() local
1020 &pp_table_info->pcie_table, in init_powerplay_extended_tables()
[all …]
H A Damdgpu_vega10_hwmgr.c1255 struct vega10_pcie_table *pcie_table = &(data->dpm_table.pcie_table); in vega10_setup_default_pcie_table() local
1259 table_info->pcie_table; in vega10_setup_default_pcie_table()
1268 pcie_table->pcie_gen[i] = in vega10_setup_default_pcie_table()
1271 pcie_table->pcie_gen[i] = in vega10_setup_default_pcie_table()
1275 pcie_table->pcie_lane[i] = (uint8_t)encode_pcie_lane_width( in vega10_setup_default_pcie_table()
1278 pcie_table->pcie_lane[i] = (uint8_t)encode_pcie_lane_width( in vega10_setup_default_pcie_table()
1281 pcie_table->lclk[i] = in vega10_setup_default_pcie_table()
1284 pcie_table->lclk[i] = in vega10_setup_default_pcie_table()
1288 pcie_table->count = NUM_LINK_LEVELS; in vega10_setup_default_pcie_table()
1519 struct vega10_pcie_table *pcie_table = in vega10_populate_smc_link_levels() local
[all …]
H A Damdgpu_smu7_hwmgr.c541 struct phm_ppt_v1_pcie_table *pcie_table = NULL; in smu7_setup_default_pcie_table() local
551 pcie_table = table_info->pcie_table; in smu7_setup_default_pcie_table()
567 if (pcie_table != NULL) { in smu7_setup_default_pcie_table()
572 max_entry = (tmp < pcie_table->count) ? tmp : pcie_table->count; in smu7_setup_default_pcie_table()
576 pcie_table->entries[i].gen_speed), in smu7_setup_default_pcie_table()
578 pcie_table->entries[i].lane_width)); in smu7_setup_default_pcie_table()
4456 struct smu7_single_dpm_table *pcie_table = &(data->dpm_table.pcie_speed_table); in smu7_print_clock_levels() local
4498 for (i = 0; i < pcie_table->count; i++) { in smu7_print_clock_levels()
4499 if (pcie_speed != pcie_table->dpm_levels[i].value) in smu7_print_clock_levels()
4505 for (i = 0; i < pcie_table->count; i++) in smu7_print_clock_levels()
[all …]
H A Dvega12_hwmgr.h138 struct vega12_pcie_table pcie_table; member
H A Dvega10_hwmgr.h159 struct vega10_pcie_table pcie_table; member
H A Dvega20_hwmgr.h191 struct vega20_pcie_table pcie_table; member
/netbsd-src/sys/external/bsd/drm2/dist/drm/amd/powerplay/
H A Damdgpu_navi10_ppt.c657 dpm_context->dpm_tables.pcie_table.pcie_gen[i] = driver_ppt->PcieGenSpeed[i]; in navi10_set_default_dpm_table()
658 dpm_context->dpm_tables.pcie_table.pcie_lane[i] = driver_ppt->PcieLaneCount[i]; in navi10_set_default_dpm_table()
840 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 0) ? "2.5GT/s," : in navi10_print_clk_levels()
841 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 1) ? "5.0GT/s," : in navi10_print_clk_levels()
842 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 2) ? "8.0GT/s," : in navi10_print_clk_levels()
843 (dpm_context->dpm_tables.pcie_table.pcie_gen[i] == 3) ? "16.0GT/s," : "", in navi10_print_clk_levels()
844 (dpm_context->dpm_tables.pcie_table.pcie_lane[i] == 1) ? "x1" : in navi10_print_clk_levels()
845 (dpm_context->dpm_tables.pcie_table.pcie_lane[i] == 2) ? "x2" : in navi10_print_clk_levels()
846 (dpm_context->dpm_tables.pcie_table.pcie_lane[i] == 3) ? "x4" : in navi10_print_clk_levels()
847 (dpm_context->dpm_tables.pcie_table.pcie_lane[i] == 4) ? "x8" : in navi10_print_clk_levels()
[all …]
H A Darcturus_ppt.h69 struct arcturus_pcie_table pcie_table; member
H A Dvega20_ppt.h123 struct vega20_pcie_table pcie_table; member
/netbsd-src/sys/external/bsd/drm2/dist/drm/amd/powerplay/smumgr/
H A Damdgpu_vegam_smumgr.c405 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in vegam_update_bif_smc_table() local
408 max_entry = (SMU75_MAX_LEVELS_LINK < pcie_table->count) ? in vegam_update_bif_smc_table()
410 pcie_table->count; in vegam_update_bif_smc_table()
413 smu_data->bif_sclk_table[i] = pcie_table->entries[i].pcie_sclk; in vegam_update_bif_smc_table()
873 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in vegam_populate_all_graphic_levels() local
919 if (pcie_table != NULL) { in vegam_populate_all_graphic_levels()
H A Damdgpu_polaris10_smumgr.c989 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in polaris10_populate_all_graphic_levels() local
1029 if (pcie_table != NULL) { in polaris10_populate_all_graphic_levels()
2251 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in polaris10_update_bif_smc_table() local
2254 max_entry = (SMU74_MAX_LEVELS_LINK < pcie_table->count) ? in polaris10_update_bif_smc_table()
2256 pcie_table->count; in polaris10_update_bif_smc_table()
2259 smu_data->bif_sclk_table[i] = pcie_table->entries[i].pcie_sclk; in polaris10_update_bif_smc_table()
H A Damdgpu_fiji_smumgr.c1014 struct phm_ppt_v1_pcie_table *pcie_table = table_info->pcie_table; in fiji_populate_all_graphic_levels() local
1053 if (pcie_table != NULL) { in fiji_populate_all_graphic_levels()
H A Damdgpu_tonga_smumgr.c697 struct phm_ppt_v1_pcie_table *pcie_table = pptable_info->pcie_table; in tonga_populate_all_graphic_levels() local
740 if (pcie_table != NULL) { in tonga_populate_all_graphic_levels()
/netbsd-src/sys/external/bsd/drm2/dist/drm/amd/powerplay/inc/
H A Dsmu_v11_0.h112 struct smu_11_0_pcie_table pcie_table; member
H A Dhwmgr.h547 struct phm_ppt_v1_pcie_table *pcie_table; member
586 struct phm_ppt_v1_pcie_table *pcie_table; member
/netbsd-src/sys/external/bsd/drm2/dist/drm/radeon/
H A Dradeon_ci_dpm.c3729 struct ci_single_dpm_table *pcie_table = &pi->dpm_table.pcie_speed_table; in ci_trim_pcie_dpm_states() local
3732 for (i = 0; i < pcie_table->count; i++) { in ci_trim_pcie_dpm_states()
3733 if ((pcie_table->dpm_levels[i].value < speed_low) || in ci_trim_pcie_dpm_states()
3734 (pcie_table->dpm_levels[i].param1 < lanes_low) || in ci_trim_pcie_dpm_states()
3735 (pcie_table->dpm_levels[i].value > speed_high) || in ci_trim_pcie_dpm_states()
3736 (pcie_table->dpm_levels[i].param1 > lanes_high)) in ci_trim_pcie_dpm_states()
3737 pcie_table->dpm_levels[i].enabled = false; in ci_trim_pcie_dpm_states()
3739 pcie_table->dpm_levels[i].enabled = true; in ci_trim_pcie_dpm_states()
3742 for (i = 0; i < pcie_table->count; i++) { in ci_trim_pcie_dpm_states()
3743 if (pcie_table->dpm_levels[i].enabled) { in ci_trim_pcie_dpm_states()
[all …]