xref: /dpdk/drivers/net/ena/base/ena_defs/ena_eth_io_defs.h (revision 95eaa71c66eadb6a6924cc5241e02d3dcc58217c)
1 /* SPDX-License-Identifier: BSD-3-Clause */
2 /* Copyright (c) Amazon.com, Inc. or its affiliates.
3  * All rights reserved.
4  */
5 
6 #ifndef _ENA_ETH_IO_H_
7 #define _ENA_ETH_IO_H_
8 
9 enum ena_eth_io_l3_proto_index {
10 	ENA_ETH_IO_L3_PROTO_UNKNOWN                 = 0,
11 	ENA_ETH_IO_L3_PROTO_IPV4                    = 8,
12 	ENA_ETH_IO_L3_PROTO_IPV6                    = 11,
13 	ENA_ETH_IO_L3_PROTO_FCOE                    = 21,
14 	ENA_ETH_IO_L3_PROTO_ROCE                    = 22,
15 };
16 
17 enum ena_eth_io_l4_proto_index {
18 	ENA_ETH_IO_L4_PROTO_UNKNOWN                 = 0,
19 	ENA_ETH_IO_L4_PROTO_TCP                     = 12,
20 	ENA_ETH_IO_L4_PROTO_UDP                     = 13,
21 	ENA_ETH_IO_L4_PROTO_ROUTEABLE_ROCE          = 23,
22 };
23 
24 struct ena_eth_io_tx_desc {
25 	/* 15:0 : length - Buffer length in bytes, must
26 	 *    include any packet trailers that the ENA supposed
27 	 *    to update like End-to-End CRC, Authentication GMAC
28 	 *    etc. This length must not include the
29 	 *    'Push_Buffer' length. This length must not include
30 	 *    the 4-byte added in the end for 802.3 Ethernet FCS
31 	 * 21:16 : req_id_hi - Request ID[15:10]
32 	 * 22 : reserved22 - MBZ
33 	 * 23 : meta_desc - MBZ
34 	 * 24 : phase
35 	 * 25 : reserved1 - MBZ
36 	 * 26 : first - Indicates first descriptor in
37 	 *    transaction
38 	 * 27 : last - Indicates last descriptor in
39 	 *    transaction
40 	 * 28 : comp_req - Indicates whether completion
41 	 *    should be posted, after packet is transmitted.
42 	 *    Valid only for first descriptor
43 	 * 30:29 : reserved29 - MBZ
44 	 * 31 : reserved31 - MBZ
45 	 */
46 	uint32_t len_ctrl;
47 
48 	/* 3:0 : l3_proto_idx - L3 protocol. This field
49 	 *    required when l3_csum_en,l3_csum or tso_en are set.
50 	 * 4 : DF - IPv4 DF, must be 0 if packet is IPv4 and
51 	 *    DF flags of the IPv4 header is 0. Otherwise must
52 	 *    be set to 1
53 	 * 6:5 : reserved5
54 	 * 7 : tso_en - Enable TSO, For TCP only.
55 	 * 12:8 : l4_proto_idx - L4 protocol. This field need
56 	 *    to be set when l4_csum_en or tso_en are set.
57 	 * 13 : l3_csum_en - enable IPv4 header checksum.
58 	 * 14 : l4_csum_en - enable TCP/UDP checksum.
59 	 * 15 : ethernet_fcs_dis - when set, the controller
60 	 *    will not append the 802.3 Ethernet Frame Check
61 	 *    Sequence to the packet
62 	 * 16 : reserved16
63 	 * 17 : l4_csum_partial - L4 partial checksum. when
64 	 *    set to 0, the ENA calculates the L4 checksum,
65 	 *    where the Destination Address required for the
66 	 *    TCP/UDP pseudo-header is taken from the actual
67 	 *    packet L3 header. when set to 1, the ENA doesn't
68 	 *    calculate the sum of the pseudo-header, instead,
69 	 *    the checksum field of the L4 is used instead. When
70 	 *    TSO enabled, the checksum of the pseudo-header
71 	 *    must not include the tcp length field. L4 partial
72 	 *    checksum should be used for IPv6 packet that
73 	 *    contains Routing Headers.
74 	 * 20:18 : reserved18 - MBZ
75 	 * 21 : reserved21 - MBZ
76 	 * 31:22 : req_id_lo - Request ID[9:0]
77 	 */
78 	uint32_t meta_ctrl;
79 
80 	uint32_t buff_addr_lo;
81 
82 	/* address high and header size
83 	 * 15:0 : addr_hi - Buffer Pointer[47:32]
84 	 * 23:16 : reserved16_w2
85 	 * 31:24 : header_length - Header length. For Low
86 	 *    Latency Queues, this fields indicates the number
87 	 *    of bytes written to the headers' memory. For
88 	 *    normal queues, if packet is TCP or UDP, and longer
89 	 *    than max_header_size, then this field should be
90 	 *    set to the sum of L4 header offset and L4 header
91 	 *    size(without options), otherwise, this field
92 	 *    should be set to 0. For both modes, this field
93 	 *    must not exceed the max_header_size.
94 	 *    max_header_size value is reported by the Max
95 	 *    Queues Feature descriptor
96 	 */
97 	uint32_t buff_addr_hi_hdr_sz;
98 };
99 
100 struct ena_eth_io_tx_meta_desc {
101 	/* 9:0 : req_id_lo - Request ID[9:0]
102 	 * 11:10 : reserved10 - MBZ
103 	 * 12 : reserved12 - MBZ
104 	 * 13 : reserved13 - MBZ
105 	 * 14 : ext_valid - if set, offset fields in Word2
106 	 *    are valid Also MSS High in Word 0 and bits [31:24]
107 	 *    in Word 3
108 	 * 15 : reserved15
109 	 * 19:16 : mss_hi
110 	 * 20 : eth_meta_type - 0: Tx Metadata Descriptor, 1:
111 	 *    Extended Metadata Descriptor
112 	 * 21 : meta_store - Store extended metadata in queue
113 	 *    cache
114 	 * 22 : reserved22 - MBZ
115 	 * 23 : meta_desc - MBO
116 	 * 24 : phase
117 	 * 25 : reserved25 - MBZ
118 	 * 26 : first - Indicates first descriptor in
119 	 *    transaction
120 	 * 27 : last - Indicates last descriptor in
121 	 *    transaction
122 	 * 28 : comp_req - Indicates whether completion
123 	 *    should be posted, after packet is transmitted.
124 	 *    Valid only for first descriptor
125 	 * 30:29 : reserved29 - MBZ
126 	 * 31 : reserved31 - MBZ
127 	 */
128 	uint32_t len_ctrl;
129 
130 	/* 5:0 : req_id_hi
131 	 * 31:6 : reserved6 - MBZ
132 	 */
133 	uint32_t word1;
134 
135 	/* 7:0 : l3_hdr_len
136 	 * 15:8 : l3_hdr_off
137 	 * 21:16 : l4_hdr_len_in_words - counts the L4 header
138 	 *    length in words. there is an explicit assumption
139 	 *    that L4 header appears right after L3 header and
140 	 *    L4 offset is based on l3_hdr_off+l3_hdr_len
141 	 * 31:22 : mss_lo
142 	 */
143 	uint32_t word2;
144 
145 	uint32_t reserved;
146 };
147 
148 struct ena_eth_io_tx_cdesc {
149 	/* Request ID[15:0] */
150 	uint16_t req_id;
151 
152 	uint8_t status;
153 
154 	/* flags
155 	 * 0 : phase
156 	 * 5:1 : reserved1
157 	 * 7:6 : mbz6 - MBZ
158 	 */
159 	uint8_t flags;
160 
161 	uint16_t sub_qid;
162 
163 	uint16_t sq_head_idx;
164 };
165 
166 struct ena_eth_io_rx_desc {
167 	/* In bytes. 0 means 64KB */
168 	uint16_t length;
169 
170 	/* MBZ */
171 	uint8_t reserved2;
172 
173 	/* 0 : phase
174 	 * 1 : reserved1 - MBZ
175 	 * 2 : first - Indicates first descriptor in
176 	 *    transaction
177 	 * 3 : last - Indicates last descriptor in transaction
178 	 * 4 : comp_req
179 	 * 5 : reserved5 - MBO
180 	 * 7:6 : reserved6 - MBZ
181 	 */
182 	uint8_t ctrl;
183 
184 	uint16_t req_id;
185 
186 	/* MBZ */
187 	uint16_t reserved6;
188 
189 	uint32_t buff_addr_lo;
190 
191 	uint16_t buff_addr_hi;
192 
193 	/* MBZ */
194 	uint16_t reserved16_w3;
195 };
196 
197 /* 4-word format Note: all ethernet parsing information are valid only when
198  * last=1
199  */
200 struct ena_eth_io_rx_cdesc_base {
201 	/* 4:0 : l3_proto_idx
202 	 * 6:5 : src_vlan_cnt
203 	 * 7 : mbz7 - MBZ
204 	 * 12:8 : l4_proto_idx
205 	 * 13 : l3_csum_err - when set, either the L3
206 	 *    checksum error detected, or, the controller didn't
207 	 *    validate the checksum. This bit is valid only when
208 	 *    l3_proto_idx indicates IPv4 packet
209 	 * 14 : l4_csum_err - when set, either the L4
210 	 *    checksum error detected, or, the controller didn't
211 	 *    validate the checksum. This bit is valid only when
212 	 *    l4_proto_idx indicates TCP/UDP packet, and,
213 	 *    ipv4_frag is not set. This bit is valid only when
214 	 *    l4_csum_checked below is set.
215 	 * 15 : ipv4_frag - Indicates IPv4 fragmented packet
216 	 * 16 : l4_csum_checked - L4 checksum was verified
217 	 *    (could be OK or error), when cleared the status of
218 	 *    checksum is unknown
219 	 * 17 : mbz17 - MBZ
220 	 * 23:18 : reserved18
221 	 * 24 : phase
222 	 * 25 : l3_csum2 - second checksum engine result
223 	 * 26 : first - Indicates first descriptor in
224 	 *    transaction
225 	 * 27 : last - Indicates last descriptor in
226 	 *    transaction
227 	 * 29:28 : reserved28
228 	 * 30 : buffer - 0: Metadata descriptor. 1: Buffer
229 	 *    Descriptor was used
230 	 * 31 : reserved31
231 	 */
232 	uint32_t status;
233 
234 	uint16_t length;
235 
236 	uint16_t req_id;
237 
238 	/* 32-bit hash result */
239 	uint32_t hash;
240 
241 	uint16_t sub_qid;
242 
243 	uint8_t offset;
244 
245 	uint8_t reserved;
246 };
247 
248 /* 8-word format */
249 struct ena_eth_io_rx_cdesc_ext {
250 	struct ena_eth_io_rx_cdesc_base base;
251 
252 	uint32_t buff_addr_lo;
253 
254 	uint16_t buff_addr_hi;
255 
256 	uint16_t reserved16;
257 
258 	uint32_t reserved_w6;
259 
260 	uint32_t reserved_w7;
261 };
262 
263 struct ena_eth_io_intr_reg {
264 	/* 14:0 : rx_intr_delay
265 	 * 29:15 : tx_intr_delay
266 	 * 30 : intr_unmask
267 	 * 31 : no_moderation_update - 0 - moderation
268 	 *    updated, 1 - moderation not updated
269 	 */
270 	uint32_t intr_control;
271 };
272 
273 struct ena_eth_io_numa_node_cfg_reg {
274 	/* 7:0 : numa
275 	 * 30:8 : reserved
276 	 * 31 : enabled
277 	 */
278 	uint32_t numa_cfg;
279 };
280 
281 /* tx_desc */
282 #define ENA_ETH_IO_TX_DESC_LENGTH_MASK                      GENMASK(15, 0)
283 #define ENA_ETH_IO_TX_DESC_REQ_ID_HI_SHIFT                  16
284 #define ENA_ETH_IO_TX_DESC_REQ_ID_HI_MASK                   GENMASK(21, 16)
285 #define ENA_ETH_IO_TX_DESC_META_DESC_SHIFT                  23
286 #define ENA_ETH_IO_TX_DESC_META_DESC_MASK                   BIT(23)
287 #define ENA_ETH_IO_TX_DESC_PHASE_SHIFT                      24
288 #define ENA_ETH_IO_TX_DESC_PHASE_MASK                       BIT(24)
289 #define ENA_ETH_IO_TX_DESC_FIRST_SHIFT                      26
290 #define ENA_ETH_IO_TX_DESC_FIRST_MASK                       BIT(26)
291 #define ENA_ETH_IO_TX_DESC_LAST_SHIFT                       27
292 #define ENA_ETH_IO_TX_DESC_LAST_MASK                        BIT(27)
293 #define ENA_ETH_IO_TX_DESC_COMP_REQ_SHIFT                   28
294 #define ENA_ETH_IO_TX_DESC_COMP_REQ_MASK                    BIT(28)
295 #define ENA_ETH_IO_TX_DESC_L3_PROTO_IDX_MASK                GENMASK(3, 0)
296 #define ENA_ETH_IO_TX_DESC_DF_SHIFT                         4
297 #define ENA_ETH_IO_TX_DESC_DF_MASK                          BIT(4)
298 #define ENA_ETH_IO_TX_DESC_TSO_EN_SHIFT                     7
299 #define ENA_ETH_IO_TX_DESC_TSO_EN_MASK                      BIT(7)
300 #define ENA_ETH_IO_TX_DESC_L4_PROTO_IDX_SHIFT               8
301 #define ENA_ETH_IO_TX_DESC_L4_PROTO_IDX_MASK                GENMASK(12, 8)
302 #define ENA_ETH_IO_TX_DESC_L3_CSUM_EN_SHIFT                 13
303 #define ENA_ETH_IO_TX_DESC_L3_CSUM_EN_MASK                  BIT(13)
304 #define ENA_ETH_IO_TX_DESC_L4_CSUM_EN_SHIFT                 14
305 #define ENA_ETH_IO_TX_DESC_L4_CSUM_EN_MASK                  BIT(14)
306 #define ENA_ETH_IO_TX_DESC_ETHERNET_FCS_DIS_SHIFT           15
307 #define ENA_ETH_IO_TX_DESC_ETHERNET_FCS_DIS_MASK            BIT(15)
308 #define ENA_ETH_IO_TX_DESC_L4_CSUM_PARTIAL_SHIFT            17
309 #define ENA_ETH_IO_TX_DESC_L4_CSUM_PARTIAL_MASK             BIT(17)
310 #define ENA_ETH_IO_TX_DESC_REQ_ID_LO_SHIFT                  22
311 #define ENA_ETH_IO_TX_DESC_REQ_ID_LO_MASK                   GENMASK(31, 22)
312 #define ENA_ETH_IO_TX_DESC_ADDR_HI_MASK                     GENMASK(15, 0)
313 #define ENA_ETH_IO_TX_DESC_HEADER_LENGTH_SHIFT              24
314 #define ENA_ETH_IO_TX_DESC_HEADER_LENGTH_MASK               GENMASK(31, 24)
315 
316 /* tx_meta_desc */
317 #define ENA_ETH_IO_TX_META_DESC_REQ_ID_LO_MASK              GENMASK(9, 0)
318 #define ENA_ETH_IO_TX_META_DESC_EXT_VALID_SHIFT             14
319 #define ENA_ETH_IO_TX_META_DESC_EXT_VALID_MASK              BIT(14)
320 #define ENA_ETH_IO_TX_META_DESC_MSS_HI_SHIFT                16
321 #define ENA_ETH_IO_TX_META_DESC_MSS_HI_MASK                 GENMASK(19, 16)
322 #define ENA_ETH_IO_TX_META_DESC_ETH_META_TYPE_SHIFT         20
323 #define ENA_ETH_IO_TX_META_DESC_ETH_META_TYPE_MASK          BIT(20)
324 #define ENA_ETH_IO_TX_META_DESC_META_STORE_SHIFT            21
325 #define ENA_ETH_IO_TX_META_DESC_META_STORE_MASK             BIT(21)
326 #define ENA_ETH_IO_TX_META_DESC_META_DESC_SHIFT             23
327 #define ENA_ETH_IO_TX_META_DESC_META_DESC_MASK              BIT(23)
328 #define ENA_ETH_IO_TX_META_DESC_PHASE_SHIFT                 24
329 #define ENA_ETH_IO_TX_META_DESC_PHASE_MASK                  BIT(24)
330 #define ENA_ETH_IO_TX_META_DESC_FIRST_SHIFT                 26
331 #define ENA_ETH_IO_TX_META_DESC_FIRST_MASK                  BIT(26)
332 #define ENA_ETH_IO_TX_META_DESC_LAST_SHIFT                  27
333 #define ENA_ETH_IO_TX_META_DESC_LAST_MASK                   BIT(27)
334 #define ENA_ETH_IO_TX_META_DESC_COMP_REQ_SHIFT              28
335 #define ENA_ETH_IO_TX_META_DESC_COMP_REQ_MASK               BIT(28)
336 #define ENA_ETH_IO_TX_META_DESC_REQ_ID_HI_MASK              GENMASK(5, 0)
337 #define ENA_ETH_IO_TX_META_DESC_L3_HDR_LEN_MASK             GENMASK(7, 0)
338 #define ENA_ETH_IO_TX_META_DESC_L3_HDR_OFF_SHIFT            8
339 #define ENA_ETH_IO_TX_META_DESC_L3_HDR_OFF_MASK             GENMASK(15, 8)
340 #define ENA_ETH_IO_TX_META_DESC_L4_HDR_LEN_IN_WORDS_SHIFT   16
341 #define ENA_ETH_IO_TX_META_DESC_L4_HDR_LEN_IN_WORDS_MASK    GENMASK(21, 16)
342 #define ENA_ETH_IO_TX_META_DESC_MSS_LO_SHIFT                22
343 #define ENA_ETH_IO_TX_META_DESC_MSS_LO_MASK                 GENMASK(31, 22)
344 
345 /* tx_cdesc */
346 #define ENA_ETH_IO_TX_CDESC_PHASE_MASK                      BIT(0)
347 #define ENA_ETH_IO_TX_CDESC_MBZ6_SHIFT                      6
348 #define ENA_ETH_IO_TX_CDESC_MBZ6_MASK                       GENMASK(7, 6)
349 
350 /* rx_desc */
351 #define ENA_ETH_IO_RX_DESC_PHASE_MASK                       BIT(0)
352 #define ENA_ETH_IO_RX_DESC_FIRST_SHIFT                      2
353 #define ENA_ETH_IO_RX_DESC_FIRST_MASK                       BIT(2)
354 #define ENA_ETH_IO_RX_DESC_LAST_SHIFT                       3
355 #define ENA_ETH_IO_RX_DESC_LAST_MASK                        BIT(3)
356 #define ENA_ETH_IO_RX_DESC_COMP_REQ_SHIFT                   4
357 #define ENA_ETH_IO_RX_DESC_COMP_REQ_MASK                    BIT(4)
358 
359 /* rx_cdesc_base */
360 #define ENA_ETH_IO_RX_CDESC_BASE_L3_PROTO_IDX_MASK          GENMASK(4, 0)
361 #define ENA_ETH_IO_RX_CDESC_BASE_SRC_VLAN_CNT_SHIFT         5
362 #define ENA_ETH_IO_RX_CDESC_BASE_SRC_VLAN_CNT_MASK          GENMASK(6, 5)
363 #define ENA_ETH_IO_RX_CDESC_BASE_MBZ7_SHIFT                 7
364 #define ENA_ETH_IO_RX_CDESC_BASE_MBZ7_MASK                  BIT(7)
365 #define ENA_ETH_IO_RX_CDESC_BASE_L4_PROTO_IDX_SHIFT         8
366 #define ENA_ETH_IO_RX_CDESC_BASE_L4_PROTO_IDX_MASK          GENMASK(12, 8)
367 #define ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM_ERR_SHIFT          13
368 #define ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM_ERR_MASK           BIT(13)
369 #define ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_ERR_SHIFT          14
370 #define ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_ERR_MASK           BIT(14)
371 #define ENA_ETH_IO_RX_CDESC_BASE_IPV4_FRAG_SHIFT            15
372 #define ENA_ETH_IO_RX_CDESC_BASE_IPV4_FRAG_MASK             BIT(15)
373 #define ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_CHECKED_SHIFT      16
374 #define ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_CHECKED_MASK       BIT(16)
375 #define ENA_ETH_IO_RX_CDESC_BASE_MBZ17_SHIFT                17
376 #define ENA_ETH_IO_RX_CDESC_BASE_MBZ17_MASK                 BIT(17)
377 #define ENA_ETH_IO_RX_CDESC_BASE_PHASE_SHIFT                24
378 #define ENA_ETH_IO_RX_CDESC_BASE_PHASE_MASK                 BIT(24)
379 #define ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM2_SHIFT             25
380 #define ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM2_MASK              BIT(25)
381 #define ENA_ETH_IO_RX_CDESC_BASE_FIRST_SHIFT                26
382 #define ENA_ETH_IO_RX_CDESC_BASE_FIRST_MASK                 BIT(26)
383 #define ENA_ETH_IO_RX_CDESC_BASE_LAST_SHIFT                 27
384 #define ENA_ETH_IO_RX_CDESC_BASE_LAST_MASK                  BIT(27)
385 #define ENA_ETH_IO_RX_CDESC_BASE_BUFFER_SHIFT               30
386 #define ENA_ETH_IO_RX_CDESC_BASE_BUFFER_MASK                BIT(30)
387 
388 /* intr_reg */
389 #define ENA_ETH_IO_INTR_REG_RX_INTR_DELAY_MASK              GENMASK(14, 0)
390 #define ENA_ETH_IO_INTR_REG_TX_INTR_DELAY_SHIFT             15
391 #define ENA_ETH_IO_INTR_REG_TX_INTR_DELAY_MASK              GENMASK(29, 15)
392 #define ENA_ETH_IO_INTR_REG_INTR_UNMASK_SHIFT               30
393 #define ENA_ETH_IO_INTR_REG_INTR_UNMASK_MASK                BIT(30)
394 #define ENA_ETH_IO_INTR_REG_NO_MODERATION_UPDATE_SHIFT      31
395 #define ENA_ETH_IO_INTR_REG_NO_MODERATION_UPDATE_MASK       BIT(31)
396 
397 /* numa_node_cfg_reg */
398 #define ENA_ETH_IO_NUMA_NODE_CFG_REG_NUMA_MASK              GENMASK(7, 0)
399 #define ENA_ETH_IO_NUMA_NODE_CFG_REG_ENABLED_SHIFT          31
400 #define ENA_ETH_IO_NUMA_NODE_CFG_REG_ENABLED_MASK           BIT(31)
401 
402 #if !defined(DEFS_LINUX_MAINLINE)
get_ena_eth_io_tx_desc_length(const struct ena_eth_io_tx_desc * p)403 static inline uint32_t get_ena_eth_io_tx_desc_length(const struct ena_eth_io_tx_desc *p)
404 {
405 	return p->len_ctrl & ENA_ETH_IO_TX_DESC_LENGTH_MASK;
406 }
407 
set_ena_eth_io_tx_desc_length(struct ena_eth_io_tx_desc * p,uint32_t val)408 static inline void set_ena_eth_io_tx_desc_length(struct ena_eth_io_tx_desc *p, uint32_t val)
409 {
410 	p->len_ctrl |= val & ENA_ETH_IO_TX_DESC_LENGTH_MASK;
411 }
412 
get_ena_eth_io_tx_desc_req_id_hi(const struct ena_eth_io_tx_desc * p)413 static inline uint32_t get_ena_eth_io_tx_desc_req_id_hi(const struct ena_eth_io_tx_desc *p)
414 {
415 	return (p->len_ctrl & ENA_ETH_IO_TX_DESC_REQ_ID_HI_MASK) >> ENA_ETH_IO_TX_DESC_REQ_ID_HI_SHIFT;
416 }
417 
set_ena_eth_io_tx_desc_req_id_hi(struct ena_eth_io_tx_desc * p,uint32_t val)418 static inline void set_ena_eth_io_tx_desc_req_id_hi(struct ena_eth_io_tx_desc *p, uint32_t val)
419 {
420 	p->len_ctrl |= (val << ENA_ETH_IO_TX_DESC_REQ_ID_HI_SHIFT) & ENA_ETH_IO_TX_DESC_REQ_ID_HI_MASK;
421 }
422 
get_ena_eth_io_tx_desc_meta_desc(const struct ena_eth_io_tx_desc * p)423 static inline uint32_t get_ena_eth_io_tx_desc_meta_desc(const struct ena_eth_io_tx_desc *p)
424 {
425 	return (p->len_ctrl & ENA_ETH_IO_TX_DESC_META_DESC_MASK) >> ENA_ETH_IO_TX_DESC_META_DESC_SHIFT;
426 }
427 
set_ena_eth_io_tx_desc_meta_desc(struct ena_eth_io_tx_desc * p,uint32_t val)428 static inline void set_ena_eth_io_tx_desc_meta_desc(struct ena_eth_io_tx_desc *p, uint32_t val)
429 {
430 	p->len_ctrl |= (val << ENA_ETH_IO_TX_DESC_META_DESC_SHIFT) & ENA_ETH_IO_TX_DESC_META_DESC_MASK;
431 }
432 
get_ena_eth_io_tx_desc_phase(const struct ena_eth_io_tx_desc * p)433 static inline uint32_t get_ena_eth_io_tx_desc_phase(const struct ena_eth_io_tx_desc *p)
434 {
435 	return (p->len_ctrl & ENA_ETH_IO_TX_DESC_PHASE_MASK) >> ENA_ETH_IO_TX_DESC_PHASE_SHIFT;
436 }
437 
set_ena_eth_io_tx_desc_phase(struct ena_eth_io_tx_desc * p,uint32_t val)438 static inline void set_ena_eth_io_tx_desc_phase(struct ena_eth_io_tx_desc *p, uint32_t val)
439 {
440 	p->len_ctrl |= (val << ENA_ETH_IO_TX_DESC_PHASE_SHIFT) & ENA_ETH_IO_TX_DESC_PHASE_MASK;
441 }
442 
get_ena_eth_io_tx_desc_first(const struct ena_eth_io_tx_desc * p)443 static inline uint32_t get_ena_eth_io_tx_desc_first(const struct ena_eth_io_tx_desc *p)
444 {
445 	return (p->len_ctrl & ENA_ETH_IO_TX_DESC_FIRST_MASK) >> ENA_ETH_IO_TX_DESC_FIRST_SHIFT;
446 }
447 
set_ena_eth_io_tx_desc_first(struct ena_eth_io_tx_desc * p,uint32_t val)448 static inline void set_ena_eth_io_tx_desc_first(struct ena_eth_io_tx_desc *p, uint32_t val)
449 {
450 	p->len_ctrl |= (val << ENA_ETH_IO_TX_DESC_FIRST_SHIFT) & ENA_ETH_IO_TX_DESC_FIRST_MASK;
451 }
452 
get_ena_eth_io_tx_desc_last(const struct ena_eth_io_tx_desc * p)453 static inline uint32_t get_ena_eth_io_tx_desc_last(const struct ena_eth_io_tx_desc *p)
454 {
455 	return (p->len_ctrl & ENA_ETH_IO_TX_DESC_LAST_MASK) >> ENA_ETH_IO_TX_DESC_LAST_SHIFT;
456 }
457 
set_ena_eth_io_tx_desc_last(struct ena_eth_io_tx_desc * p,uint32_t val)458 static inline void set_ena_eth_io_tx_desc_last(struct ena_eth_io_tx_desc *p, uint32_t val)
459 {
460 	p->len_ctrl |= (val << ENA_ETH_IO_TX_DESC_LAST_SHIFT) & ENA_ETH_IO_TX_DESC_LAST_MASK;
461 }
462 
get_ena_eth_io_tx_desc_comp_req(const struct ena_eth_io_tx_desc * p)463 static inline uint32_t get_ena_eth_io_tx_desc_comp_req(const struct ena_eth_io_tx_desc *p)
464 {
465 	return (p->len_ctrl & ENA_ETH_IO_TX_DESC_COMP_REQ_MASK) >> ENA_ETH_IO_TX_DESC_COMP_REQ_SHIFT;
466 }
467 
set_ena_eth_io_tx_desc_comp_req(struct ena_eth_io_tx_desc * p,uint32_t val)468 static inline void set_ena_eth_io_tx_desc_comp_req(struct ena_eth_io_tx_desc *p, uint32_t val)
469 {
470 	p->len_ctrl |= (val << ENA_ETH_IO_TX_DESC_COMP_REQ_SHIFT) & ENA_ETH_IO_TX_DESC_COMP_REQ_MASK;
471 }
472 
get_ena_eth_io_tx_desc_l3_proto_idx(const struct ena_eth_io_tx_desc * p)473 static inline uint32_t get_ena_eth_io_tx_desc_l3_proto_idx(const struct ena_eth_io_tx_desc *p)
474 {
475 	return p->meta_ctrl & ENA_ETH_IO_TX_DESC_L3_PROTO_IDX_MASK;
476 }
477 
set_ena_eth_io_tx_desc_l3_proto_idx(struct ena_eth_io_tx_desc * p,uint32_t val)478 static inline void set_ena_eth_io_tx_desc_l3_proto_idx(struct ena_eth_io_tx_desc *p, uint32_t val)
479 {
480 	p->meta_ctrl |= val & ENA_ETH_IO_TX_DESC_L3_PROTO_IDX_MASK;
481 }
482 
get_ena_eth_io_tx_desc_DF(const struct ena_eth_io_tx_desc * p)483 static inline uint32_t get_ena_eth_io_tx_desc_DF(const struct ena_eth_io_tx_desc *p)
484 {
485 	return (p->meta_ctrl & ENA_ETH_IO_TX_DESC_DF_MASK) >> ENA_ETH_IO_TX_DESC_DF_SHIFT;
486 }
487 
set_ena_eth_io_tx_desc_DF(struct ena_eth_io_tx_desc * p,uint32_t val)488 static inline void set_ena_eth_io_tx_desc_DF(struct ena_eth_io_tx_desc *p, uint32_t val)
489 {
490 	p->meta_ctrl |= (val << ENA_ETH_IO_TX_DESC_DF_SHIFT) & ENA_ETH_IO_TX_DESC_DF_MASK;
491 }
492 
get_ena_eth_io_tx_desc_tso_en(const struct ena_eth_io_tx_desc * p)493 static inline uint32_t get_ena_eth_io_tx_desc_tso_en(const struct ena_eth_io_tx_desc *p)
494 {
495 	return (p->meta_ctrl & ENA_ETH_IO_TX_DESC_TSO_EN_MASK) >> ENA_ETH_IO_TX_DESC_TSO_EN_SHIFT;
496 }
497 
set_ena_eth_io_tx_desc_tso_en(struct ena_eth_io_tx_desc * p,uint32_t val)498 static inline void set_ena_eth_io_tx_desc_tso_en(struct ena_eth_io_tx_desc *p, uint32_t val)
499 {
500 	p->meta_ctrl |= (val << ENA_ETH_IO_TX_DESC_TSO_EN_SHIFT) & ENA_ETH_IO_TX_DESC_TSO_EN_MASK;
501 }
502 
get_ena_eth_io_tx_desc_l4_proto_idx(const struct ena_eth_io_tx_desc * p)503 static inline uint32_t get_ena_eth_io_tx_desc_l4_proto_idx(const struct ena_eth_io_tx_desc *p)
504 {
505 	return (p->meta_ctrl & ENA_ETH_IO_TX_DESC_L4_PROTO_IDX_MASK) >> ENA_ETH_IO_TX_DESC_L4_PROTO_IDX_SHIFT;
506 }
507 
set_ena_eth_io_tx_desc_l4_proto_idx(struct ena_eth_io_tx_desc * p,uint32_t val)508 static inline void set_ena_eth_io_tx_desc_l4_proto_idx(struct ena_eth_io_tx_desc *p, uint32_t val)
509 {
510 	p->meta_ctrl |= (val << ENA_ETH_IO_TX_DESC_L4_PROTO_IDX_SHIFT) & ENA_ETH_IO_TX_DESC_L4_PROTO_IDX_MASK;
511 }
512 
get_ena_eth_io_tx_desc_l3_csum_en(const struct ena_eth_io_tx_desc * p)513 static inline uint32_t get_ena_eth_io_tx_desc_l3_csum_en(const struct ena_eth_io_tx_desc *p)
514 {
515 	return (p->meta_ctrl & ENA_ETH_IO_TX_DESC_L3_CSUM_EN_MASK) >> ENA_ETH_IO_TX_DESC_L3_CSUM_EN_SHIFT;
516 }
517 
set_ena_eth_io_tx_desc_l3_csum_en(struct ena_eth_io_tx_desc * p,uint32_t val)518 static inline void set_ena_eth_io_tx_desc_l3_csum_en(struct ena_eth_io_tx_desc *p, uint32_t val)
519 {
520 	p->meta_ctrl |= (val << ENA_ETH_IO_TX_DESC_L3_CSUM_EN_SHIFT) & ENA_ETH_IO_TX_DESC_L3_CSUM_EN_MASK;
521 }
522 
get_ena_eth_io_tx_desc_l4_csum_en(const struct ena_eth_io_tx_desc * p)523 static inline uint32_t get_ena_eth_io_tx_desc_l4_csum_en(const struct ena_eth_io_tx_desc *p)
524 {
525 	return (p->meta_ctrl & ENA_ETH_IO_TX_DESC_L4_CSUM_EN_MASK) >> ENA_ETH_IO_TX_DESC_L4_CSUM_EN_SHIFT;
526 }
527 
set_ena_eth_io_tx_desc_l4_csum_en(struct ena_eth_io_tx_desc * p,uint32_t val)528 static inline void set_ena_eth_io_tx_desc_l4_csum_en(struct ena_eth_io_tx_desc *p, uint32_t val)
529 {
530 	p->meta_ctrl |= (val << ENA_ETH_IO_TX_DESC_L4_CSUM_EN_SHIFT) & ENA_ETH_IO_TX_DESC_L4_CSUM_EN_MASK;
531 }
532 
get_ena_eth_io_tx_desc_ethernet_fcs_dis(const struct ena_eth_io_tx_desc * p)533 static inline uint32_t get_ena_eth_io_tx_desc_ethernet_fcs_dis(const struct ena_eth_io_tx_desc *p)
534 {
535 	return (p->meta_ctrl & ENA_ETH_IO_TX_DESC_ETHERNET_FCS_DIS_MASK) >> ENA_ETH_IO_TX_DESC_ETHERNET_FCS_DIS_SHIFT;
536 }
537 
set_ena_eth_io_tx_desc_ethernet_fcs_dis(struct ena_eth_io_tx_desc * p,uint32_t val)538 static inline void set_ena_eth_io_tx_desc_ethernet_fcs_dis(struct ena_eth_io_tx_desc *p, uint32_t val)
539 {
540 	p->meta_ctrl |= (val << ENA_ETH_IO_TX_DESC_ETHERNET_FCS_DIS_SHIFT) & ENA_ETH_IO_TX_DESC_ETHERNET_FCS_DIS_MASK;
541 }
542 
get_ena_eth_io_tx_desc_l4_csum_partial(const struct ena_eth_io_tx_desc * p)543 static inline uint32_t get_ena_eth_io_tx_desc_l4_csum_partial(const struct ena_eth_io_tx_desc *p)
544 {
545 	return (p->meta_ctrl & ENA_ETH_IO_TX_DESC_L4_CSUM_PARTIAL_MASK) >> ENA_ETH_IO_TX_DESC_L4_CSUM_PARTIAL_SHIFT;
546 }
547 
set_ena_eth_io_tx_desc_l4_csum_partial(struct ena_eth_io_tx_desc * p,uint32_t val)548 static inline void set_ena_eth_io_tx_desc_l4_csum_partial(struct ena_eth_io_tx_desc *p, uint32_t val)
549 {
550 	p->meta_ctrl |= (val << ENA_ETH_IO_TX_DESC_L4_CSUM_PARTIAL_SHIFT) & ENA_ETH_IO_TX_DESC_L4_CSUM_PARTIAL_MASK;
551 }
552 
get_ena_eth_io_tx_desc_req_id_lo(const struct ena_eth_io_tx_desc * p)553 static inline uint32_t get_ena_eth_io_tx_desc_req_id_lo(const struct ena_eth_io_tx_desc *p)
554 {
555 	return (p->meta_ctrl & ENA_ETH_IO_TX_DESC_REQ_ID_LO_MASK) >> ENA_ETH_IO_TX_DESC_REQ_ID_LO_SHIFT;
556 }
557 
set_ena_eth_io_tx_desc_req_id_lo(struct ena_eth_io_tx_desc * p,uint32_t val)558 static inline void set_ena_eth_io_tx_desc_req_id_lo(struct ena_eth_io_tx_desc *p, uint32_t val)
559 {
560 	p->meta_ctrl |= (val << ENA_ETH_IO_TX_DESC_REQ_ID_LO_SHIFT) & ENA_ETH_IO_TX_DESC_REQ_ID_LO_MASK;
561 }
562 
get_ena_eth_io_tx_desc_addr_hi(const struct ena_eth_io_tx_desc * p)563 static inline uint32_t get_ena_eth_io_tx_desc_addr_hi(const struct ena_eth_io_tx_desc *p)
564 {
565 	return p->buff_addr_hi_hdr_sz & ENA_ETH_IO_TX_DESC_ADDR_HI_MASK;
566 }
567 
set_ena_eth_io_tx_desc_addr_hi(struct ena_eth_io_tx_desc * p,uint32_t val)568 static inline void set_ena_eth_io_tx_desc_addr_hi(struct ena_eth_io_tx_desc *p, uint32_t val)
569 {
570 	p->buff_addr_hi_hdr_sz |= val & ENA_ETH_IO_TX_DESC_ADDR_HI_MASK;
571 }
572 
get_ena_eth_io_tx_desc_header_length(const struct ena_eth_io_tx_desc * p)573 static inline uint32_t get_ena_eth_io_tx_desc_header_length(const struct ena_eth_io_tx_desc *p)
574 {
575 	return (p->buff_addr_hi_hdr_sz & ENA_ETH_IO_TX_DESC_HEADER_LENGTH_MASK) >> ENA_ETH_IO_TX_DESC_HEADER_LENGTH_SHIFT;
576 }
577 
set_ena_eth_io_tx_desc_header_length(struct ena_eth_io_tx_desc * p,uint32_t val)578 static inline void set_ena_eth_io_tx_desc_header_length(struct ena_eth_io_tx_desc *p, uint32_t val)
579 {
580 	p->buff_addr_hi_hdr_sz |= (val << ENA_ETH_IO_TX_DESC_HEADER_LENGTH_SHIFT) & ENA_ETH_IO_TX_DESC_HEADER_LENGTH_MASK;
581 }
582 
get_ena_eth_io_tx_meta_desc_req_id_lo(const struct ena_eth_io_tx_meta_desc * p)583 static inline uint32_t get_ena_eth_io_tx_meta_desc_req_id_lo(const struct ena_eth_io_tx_meta_desc *p)
584 {
585 	return p->len_ctrl & ENA_ETH_IO_TX_META_DESC_REQ_ID_LO_MASK;
586 }
587 
set_ena_eth_io_tx_meta_desc_req_id_lo(struct ena_eth_io_tx_meta_desc * p,uint32_t val)588 static inline void set_ena_eth_io_tx_meta_desc_req_id_lo(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
589 {
590 	p->len_ctrl |= val & ENA_ETH_IO_TX_META_DESC_REQ_ID_LO_MASK;
591 }
592 
get_ena_eth_io_tx_meta_desc_ext_valid(const struct ena_eth_io_tx_meta_desc * p)593 static inline uint32_t get_ena_eth_io_tx_meta_desc_ext_valid(const struct ena_eth_io_tx_meta_desc *p)
594 {
595 	return (p->len_ctrl & ENA_ETH_IO_TX_META_DESC_EXT_VALID_MASK) >> ENA_ETH_IO_TX_META_DESC_EXT_VALID_SHIFT;
596 }
597 
set_ena_eth_io_tx_meta_desc_ext_valid(struct ena_eth_io_tx_meta_desc * p,uint32_t val)598 static inline void set_ena_eth_io_tx_meta_desc_ext_valid(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
599 {
600 	p->len_ctrl |= (val << ENA_ETH_IO_TX_META_DESC_EXT_VALID_SHIFT) & ENA_ETH_IO_TX_META_DESC_EXT_VALID_MASK;
601 }
602 
get_ena_eth_io_tx_meta_desc_mss_hi(const struct ena_eth_io_tx_meta_desc * p)603 static inline uint32_t get_ena_eth_io_tx_meta_desc_mss_hi(const struct ena_eth_io_tx_meta_desc *p)
604 {
605 	return (p->len_ctrl & ENA_ETH_IO_TX_META_DESC_MSS_HI_MASK) >> ENA_ETH_IO_TX_META_DESC_MSS_HI_SHIFT;
606 }
607 
set_ena_eth_io_tx_meta_desc_mss_hi(struct ena_eth_io_tx_meta_desc * p,uint32_t val)608 static inline void set_ena_eth_io_tx_meta_desc_mss_hi(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
609 {
610 	p->len_ctrl |= (val << ENA_ETH_IO_TX_META_DESC_MSS_HI_SHIFT) & ENA_ETH_IO_TX_META_DESC_MSS_HI_MASK;
611 }
612 
get_ena_eth_io_tx_meta_desc_eth_meta_type(const struct ena_eth_io_tx_meta_desc * p)613 static inline uint32_t get_ena_eth_io_tx_meta_desc_eth_meta_type(const struct ena_eth_io_tx_meta_desc *p)
614 {
615 	return (p->len_ctrl & ENA_ETH_IO_TX_META_DESC_ETH_META_TYPE_MASK) >> ENA_ETH_IO_TX_META_DESC_ETH_META_TYPE_SHIFT;
616 }
617 
set_ena_eth_io_tx_meta_desc_eth_meta_type(struct ena_eth_io_tx_meta_desc * p,uint32_t val)618 static inline void set_ena_eth_io_tx_meta_desc_eth_meta_type(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
619 {
620 	p->len_ctrl |= (val << ENA_ETH_IO_TX_META_DESC_ETH_META_TYPE_SHIFT) & ENA_ETH_IO_TX_META_DESC_ETH_META_TYPE_MASK;
621 }
622 
get_ena_eth_io_tx_meta_desc_meta_store(const struct ena_eth_io_tx_meta_desc * p)623 static inline uint32_t get_ena_eth_io_tx_meta_desc_meta_store(const struct ena_eth_io_tx_meta_desc *p)
624 {
625 	return (p->len_ctrl & ENA_ETH_IO_TX_META_DESC_META_STORE_MASK) >> ENA_ETH_IO_TX_META_DESC_META_STORE_SHIFT;
626 }
627 
set_ena_eth_io_tx_meta_desc_meta_store(struct ena_eth_io_tx_meta_desc * p,uint32_t val)628 static inline void set_ena_eth_io_tx_meta_desc_meta_store(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
629 {
630 	p->len_ctrl |= (val << ENA_ETH_IO_TX_META_DESC_META_STORE_SHIFT) & ENA_ETH_IO_TX_META_DESC_META_STORE_MASK;
631 }
632 
get_ena_eth_io_tx_meta_desc_meta_desc(const struct ena_eth_io_tx_meta_desc * p)633 static inline uint32_t get_ena_eth_io_tx_meta_desc_meta_desc(const struct ena_eth_io_tx_meta_desc *p)
634 {
635 	return (p->len_ctrl & ENA_ETH_IO_TX_META_DESC_META_DESC_MASK) >> ENA_ETH_IO_TX_META_DESC_META_DESC_SHIFT;
636 }
637 
set_ena_eth_io_tx_meta_desc_meta_desc(struct ena_eth_io_tx_meta_desc * p,uint32_t val)638 static inline void set_ena_eth_io_tx_meta_desc_meta_desc(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
639 {
640 	p->len_ctrl |= (val << ENA_ETH_IO_TX_META_DESC_META_DESC_SHIFT) & ENA_ETH_IO_TX_META_DESC_META_DESC_MASK;
641 }
642 
get_ena_eth_io_tx_meta_desc_phase(const struct ena_eth_io_tx_meta_desc * p)643 static inline uint32_t get_ena_eth_io_tx_meta_desc_phase(const struct ena_eth_io_tx_meta_desc *p)
644 {
645 	return (p->len_ctrl & ENA_ETH_IO_TX_META_DESC_PHASE_MASK) >> ENA_ETH_IO_TX_META_DESC_PHASE_SHIFT;
646 }
647 
set_ena_eth_io_tx_meta_desc_phase(struct ena_eth_io_tx_meta_desc * p,uint32_t val)648 static inline void set_ena_eth_io_tx_meta_desc_phase(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
649 {
650 	p->len_ctrl |= (val << ENA_ETH_IO_TX_META_DESC_PHASE_SHIFT) & ENA_ETH_IO_TX_META_DESC_PHASE_MASK;
651 }
652 
get_ena_eth_io_tx_meta_desc_first(const struct ena_eth_io_tx_meta_desc * p)653 static inline uint32_t get_ena_eth_io_tx_meta_desc_first(const struct ena_eth_io_tx_meta_desc *p)
654 {
655 	return (p->len_ctrl & ENA_ETH_IO_TX_META_DESC_FIRST_MASK) >> ENA_ETH_IO_TX_META_DESC_FIRST_SHIFT;
656 }
657 
set_ena_eth_io_tx_meta_desc_first(struct ena_eth_io_tx_meta_desc * p,uint32_t val)658 static inline void set_ena_eth_io_tx_meta_desc_first(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
659 {
660 	p->len_ctrl |= (val << ENA_ETH_IO_TX_META_DESC_FIRST_SHIFT) & ENA_ETH_IO_TX_META_DESC_FIRST_MASK;
661 }
662 
get_ena_eth_io_tx_meta_desc_last(const struct ena_eth_io_tx_meta_desc * p)663 static inline uint32_t get_ena_eth_io_tx_meta_desc_last(const struct ena_eth_io_tx_meta_desc *p)
664 {
665 	return (p->len_ctrl & ENA_ETH_IO_TX_META_DESC_LAST_MASK) >> ENA_ETH_IO_TX_META_DESC_LAST_SHIFT;
666 }
667 
set_ena_eth_io_tx_meta_desc_last(struct ena_eth_io_tx_meta_desc * p,uint32_t val)668 static inline void set_ena_eth_io_tx_meta_desc_last(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
669 {
670 	p->len_ctrl |= (val << ENA_ETH_IO_TX_META_DESC_LAST_SHIFT) & ENA_ETH_IO_TX_META_DESC_LAST_MASK;
671 }
672 
get_ena_eth_io_tx_meta_desc_comp_req(const struct ena_eth_io_tx_meta_desc * p)673 static inline uint32_t get_ena_eth_io_tx_meta_desc_comp_req(const struct ena_eth_io_tx_meta_desc *p)
674 {
675 	return (p->len_ctrl & ENA_ETH_IO_TX_META_DESC_COMP_REQ_MASK) >> ENA_ETH_IO_TX_META_DESC_COMP_REQ_SHIFT;
676 }
677 
set_ena_eth_io_tx_meta_desc_comp_req(struct ena_eth_io_tx_meta_desc * p,uint32_t val)678 static inline void set_ena_eth_io_tx_meta_desc_comp_req(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
679 {
680 	p->len_ctrl |= (val << ENA_ETH_IO_TX_META_DESC_COMP_REQ_SHIFT) & ENA_ETH_IO_TX_META_DESC_COMP_REQ_MASK;
681 }
682 
get_ena_eth_io_tx_meta_desc_req_id_hi(const struct ena_eth_io_tx_meta_desc * p)683 static inline uint32_t get_ena_eth_io_tx_meta_desc_req_id_hi(const struct ena_eth_io_tx_meta_desc *p)
684 {
685 	return p->word1 & ENA_ETH_IO_TX_META_DESC_REQ_ID_HI_MASK;
686 }
687 
set_ena_eth_io_tx_meta_desc_req_id_hi(struct ena_eth_io_tx_meta_desc * p,uint32_t val)688 static inline void set_ena_eth_io_tx_meta_desc_req_id_hi(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
689 {
690 	p->word1 |= val & ENA_ETH_IO_TX_META_DESC_REQ_ID_HI_MASK;
691 }
692 
get_ena_eth_io_tx_meta_desc_l3_hdr_len(const struct ena_eth_io_tx_meta_desc * p)693 static inline uint32_t get_ena_eth_io_tx_meta_desc_l3_hdr_len(const struct ena_eth_io_tx_meta_desc *p)
694 {
695 	return p->word2 & ENA_ETH_IO_TX_META_DESC_L3_HDR_LEN_MASK;
696 }
697 
set_ena_eth_io_tx_meta_desc_l3_hdr_len(struct ena_eth_io_tx_meta_desc * p,uint32_t val)698 static inline void set_ena_eth_io_tx_meta_desc_l3_hdr_len(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
699 {
700 	p->word2 |= val & ENA_ETH_IO_TX_META_DESC_L3_HDR_LEN_MASK;
701 }
702 
get_ena_eth_io_tx_meta_desc_l3_hdr_off(const struct ena_eth_io_tx_meta_desc * p)703 static inline uint32_t get_ena_eth_io_tx_meta_desc_l3_hdr_off(const struct ena_eth_io_tx_meta_desc *p)
704 {
705 	return (p->word2 & ENA_ETH_IO_TX_META_DESC_L3_HDR_OFF_MASK) >> ENA_ETH_IO_TX_META_DESC_L3_HDR_OFF_SHIFT;
706 }
707 
set_ena_eth_io_tx_meta_desc_l3_hdr_off(struct ena_eth_io_tx_meta_desc * p,uint32_t val)708 static inline void set_ena_eth_io_tx_meta_desc_l3_hdr_off(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
709 {
710 	p->word2 |= (val << ENA_ETH_IO_TX_META_DESC_L3_HDR_OFF_SHIFT) & ENA_ETH_IO_TX_META_DESC_L3_HDR_OFF_MASK;
711 }
712 
get_ena_eth_io_tx_meta_desc_l4_hdr_len_in_words(const struct ena_eth_io_tx_meta_desc * p)713 static inline uint32_t get_ena_eth_io_tx_meta_desc_l4_hdr_len_in_words(const struct ena_eth_io_tx_meta_desc *p)
714 {
715 	return (p->word2 & ENA_ETH_IO_TX_META_DESC_L4_HDR_LEN_IN_WORDS_MASK) >> ENA_ETH_IO_TX_META_DESC_L4_HDR_LEN_IN_WORDS_SHIFT;
716 }
717 
set_ena_eth_io_tx_meta_desc_l4_hdr_len_in_words(struct ena_eth_io_tx_meta_desc * p,uint32_t val)718 static inline void set_ena_eth_io_tx_meta_desc_l4_hdr_len_in_words(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
719 {
720 	p->word2 |= (val << ENA_ETH_IO_TX_META_DESC_L4_HDR_LEN_IN_WORDS_SHIFT) & ENA_ETH_IO_TX_META_DESC_L4_HDR_LEN_IN_WORDS_MASK;
721 }
722 
get_ena_eth_io_tx_meta_desc_mss_lo(const struct ena_eth_io_tx_meta_desc * p)723 static inline uint32_t get_ena_eth_io_tx_meta_desc_mss_lo(const struct ena_eth_io_tx_meta_desc *p)
724 {
725 	return (p->word2 & ENA_ETH_IO_TX_META_DESC_MSS_LO_MASK) >> ENA_ETH_IO_TX_META_DESC_MSS_LO_SHIFT;
726 }
727 
set_ena_eth_io_tx_meta_desc_mss_lo(struct ena_eth_io_tx_meta_desc * p,uint32_t val)728 static inline void set_ena_eth_io_tx_meta_desc_mss_lo(struct ena_eth_io_tx_meta_desc *p, uint32_t val)
729 {
730 	p->word2 |= (val << ENA_ETH_IO_TX_META_DESC_MSS_LO_SHIFT) & ENA_ETH_IO_TX_META_DESC_MSS_LO_MASK;
731 }
732 
get_ena_eth_io_tx_cdesc_phase(const struct ena_eth_io_tx_cdesc * p)733 static inline uint8_t get_ena_eth_io_tx_cdesc_phase(const struct ena_eth_io_tx_cdesc *p)
734 {
735 	return p->flags & ENA_ETH_IO_TX_CDESC_PHASE_MASK;
736 }
737 
set_ena_eth_io_tx_cdesc_phase(struct ena_eth_io_tx_cdesc * p,uint8_t val)738 static inline void set_ena_eth_io_tx_cdesc_phase(struct ena_eth_io_tx_cdesc *p, uint8_t val)
739 {
740 	p->flags |= val & ENA_ETH_IO_TX_CDESC_PHASE_MASK;
741 }
742 
get_ena_eth_io_tx_cdesc_mbz6(const struct ena_eth_io_tx_cdesc * p)743 static inline uint8_t get_ena_eth_io_tx_cdesc_mbz6(const struct ena_eth_io_tx_cdesc *p)
744 {
745 	return (p->flags & ENA_ETH_IO_TX_CDESC_MBZ6_MASK) >> ENA_ETH_IO_TX_CDESC_MBZ6_SHIFT;
746 }
set_ena_eth_io_tx_cdesc_mbz6(struct ena_eth_io_tx_cdesc * p,uint8_t val)747 static inline void set_ena_eth_io_tx_cdesc_mbz6(struct ena_eth_io_tx_cdesc *p, uint8_t val)
748 {
749 	p->flags |= (val << ENA_ETH_IO_TX_CDESC_MBZ6_SHIFT) & ENA_ETH_IO_TX_CDESC_MBZ6_MASK;
750 }
751 
get_ena_eth_io_rx_desc_phase(const struct ena_eth_io_rx_desc * p)752 static inline uint8_t get_ena_eth_io_rx_desc_phase(const struct ena_eth_io_rx_desc *p)
753 {
754 	return p->ctrl & ENA_ETH_IO_RX_DESC_PHASE_MASK;
755 }
756 
set_ena_eth_io_rx_desc_phase(struct ena_eth_io_rx_desc * p,uint8_t val)757 static inline void set_ena_eth_io_rx_desc_phase(struct ena_eth_io_rx_desc *p, uint8_t val)
758 {
759 	p->ctrl |= val & ENA_ETH_IO_RX_DESC_PHASE_MASK;
760 }
761 
get_ena_eth_io_rx_desc_first(const struct ena_eth_io_rx_desc * p)762 static inline uint8_t get_ena_eth_io_rx_desc_first(const struct ena_eth_io_rx_desc *p)
763 {
764 	return (p->ctrl & ENA_ETH_IO_RX_DESC_FIRST_MASK) >> ENA_ETH_IO_RX_DESC_FIRST_SHIFT;
765 }
766 
set_ena_eth_io_rx_desc_first(struct ena_eth_io_rx_desc * p,uint8_t val)767 static inline void set_ena_eth_io_rx_desc_first(struct ena_eth_io_rx_desc *p, uint8_t val)
768 {
769 	p->ctrl |= (val << ENA_ETH_IO_RX_DESC_FIRST_SHIFT) & ENA_ETH_IO_RX_DESC_FIRST_MASK;
770 }
771 
get_ena_eth_io_rx_desc_last(const struct ena_eth_io_rx_desc * p)772 static inline uint8_t get_ena_eth_io_rx_desc_last(const struct ena_eth_io_rx_desc *p)
773 {
774 	return (p->ctrl & ENA_ETH_IO_RX_DESC_LAST_MASK) >> ENA_ETH_IO_RX_DESC_LAST_SHIFT;
775 }
776 
set_ena_eth_io_rx_desc_last(struct ena_eth_io_rx_desc * p,uint8_t val)777 static inline void set_ena_eth_io_rx_desc_last(struct ena_eth_io_rx_desc *p, uint8_t val)
778 {
779 	p->ctrl |= (val << ENA_ETH_IO_RX_DESC_LAST_SHIFT) & ENA_ETH_IO_RX_DESC_LAST_MASK;
780 }
781 
get_ena_eth_io_rx_desc_comp_req(const struct ena_eth_io_rx_desc * p)782 static inline uint8_t get_ena_eth_io_rx_desc_comp_req(const struct ena_eth_io_rx_desc *p)
783 {
784 	return (p->ctrl & ENA_ETH_IO_RX_DESC_COMP_REQ_MASK) >> ENA_ETH_IO_RX_DESC_COMP_REQ_SHIFT;
785 }
786 
set_ena_eth_io_rx_desc_comp_req(struct ena_eth_io_rx_desc * p,uint8_t val)787 static inline void set_ena_eth_io_rx_desc_comp_req(struct ena_eth_io_rx_desc *p, uint8_t val)
788 {
789 	p->ctrl |= (val << ENA_ETH_IO_RX_DESC_COMP_REQ_SHIFT) & ENA_ETH_IO_RX_DESC_COMP_REQ_MASK;
790 }
791 
get_ena_eth_io_rx_cdesc_base_l3_proto_idx(const struct ena_eth_io_rx_cdesc_base * p)792 static inline uint32_t get_ena_eth_io_rx_cdesc_base_l3_proto_idx(const struct ena_eth_io_rx_cdesc_base *p)
793 {
794 	return p->status & ENA_ETH_IO_RX_CDESC_BASE_L3_PROTO_IDX_MASK;
795 }
796 
set_ena_eth_io_rx_cdesc_base_l3_proto_idx(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)797 static inline void set_ena_eth_io_rx_cdesc_base_l3_proto_idx(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
798 {
799 	p->status |= val & ENA_ETH_IO_RX_CDESC_BASE_L3_PROTO_IDX_MASK;
800 }
801 
get_ena_eth_io_rx_cdesc_base_src_vlan_cnt(const struct ena_eth_io_rx_cdesc_base * p)802 static inline uint32_t get_ena_eth_io_rx_cdesc_base_src_vlan_cnt(const struct ena_eth_io_rx_cdesc_base *p)
803 {
804 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_SRC_VLAN_CNT_MASK) >> ENA_ETH_IO_RX_CDESC_BASE_SRC_VLAN_CNT_SHIFT;
805 }
806 
set_ena_eth_io_rx_cdesc_base_src_vlan_cnt(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)807 static inline void set_ena_eth_io_rx_cdesc_base_src_vlan_cnt(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
808 {
809 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_SRC_VLAN_CNT_SHIFT) & ENA_ETH_IO_RX_CDESC_BASE_SRC_VLAN_CNT_MASK;
810 }
811 
get_ena_eth_io_rx_cdesc_base_mbz7(const struct ena_eth_io_rx_cdesc_base * p)812 static inline uint32_t get_ena_eth_io_rx_cdesc_base_mbz7(const struct ena_eth_io_rx_cdesc_base *p)
813 {
814 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_MBZ7_MASK) >>
815 		ENA_ETH_IO_RX_CDESC_BASE_MBZ7_SHIFT;
816 }
817 
set_ena_eth_io_rx_cdesc_base_mbz7(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)818 static inline void set_ena_eth_io_rx_cdesc_base_mbz7(struct ena_eth_io_rx_cdesc_base *p,
819 							      uint32_t val)
820 {
821 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_MBZ7_SHIFT) &
822 		      ENA_ETH_IO_RX_CDESC_BASE_MBZ7_MASK;
823 }
824 
get_ena_eth_io_rx_cdesc_base_l4_proto_idx(const struct ena_eth_io_rx_cdesc_base * p)825 static inline uint32_t get_ena_eth_io_rx_cdesc_base_l4_proto_idx(const struct ena_eth_io_rx_cdesc_base *p)
826 {
827 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_L4_PROTO_IDX_MASK) >> ENA_ETH_IO_RX_CDESC_BASE_L4_PROTO_IDX_SHIFT;
828 }
829 
set_ena_eth_io_rx_cdesc_base_l4_proto_idx(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)830 static inline void set_ena_eth_io_rx_cdesc_base_l4_proto_idx(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
831 {
832 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_L4_PROTO_IDX_SHIFT) & ENA_ETH_IO_RX_CDESC_BASE_L4_PROTO_IDX_MASK;
833 }
834 
get_ena_eth_io_rx_cdesc_base_l3_csum_err(const struct ena_eth_io_rx_cdesc_base * p)835 static inline uint32_t get_ena_eth_io_rx_cdesc_base_l3_csum_err(const struct ena_eth_io_rx_cdesc_base *p)
836 {
837 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM_ERR_MASK) >> ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM_ERR_SHIFT;
838 }
839 
set_ena_eth_io_rx_cdesc_base_l3_csum_err(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)840 static inline void set_ena_eth_io_rx_cdesc_base_l3_csum_err(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
841 {
842 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM_ERR_SHIFT) & ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM_ERR_MASK;
843 }
844 
get_ena_eth_io_rx_cdesc_base_l4_csum_err(const struct ena_eth_io_rx_cdesc_base * p)845 static inline uint32_t get_ena_eth_io_rx_cdesc_base_l4_csum_err(const struct ena_eth_io_rx_cdesc_base *p)
846 {
847 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_ERR_MASK) >> ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_ERR_SHIFT;
848 }
849 
set_ena_eth_io_rx_cdesc_base_l4_csum_err(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)850 static inline void set_ena_eth_io_rx_cdesc_base_l4_csum_err(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
851 {
852 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_ERR_SHIFT) & ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_ERR_MASK;
853 }
854 
get_ena_eth_io_rx_cdesc_base_ipv4_frag(const struct ena_eth_io_rx_cdesc_base * p)855 static inline uint32_t get_ena_eth_io_rx_cdesc_base_ipv4_frag(const struct ena_eth_io_rx_cdesc_base *p)
856 {
857 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_IPV4_FRAG_MASK) >> ENA_ETH_IO_RX_CDESC_BASE_IPV4_FRAG_SHIFT;
858 }
859 
set_ena_eth_io_rx_cdesc_base_ipv4_frag(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)860 static inline void set_ena_eth_io_rx_cdesc_base_ipv4_frag(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
861 {
862 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_IPV4_FRAG_SHIFT) & ENA_ETH_IO_RX_CDESC_BASE_IPV4_FRAG_MASK;
863 }
864 
get_ena_eth_io_rx_cdesc_base_l4_csum_checked(const struct ena_eth_io_rx_cdesc_base * p)865 static inline uint32_t get_ena_eth_io_rx_cdesc_base_l4_csum_checked(const struct ena_eth_io_rx_cdesc_base *p)
866 {
867 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_CHECKED_MASK) >> ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_CHECKED_SHIFT;
868 }
869 
set_ena_eth_io_rx_cdesc_base_l4_csum_checked(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)870 static inline void set_ena_eth_io_rx_cdesc_base_l4_csum_checked(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
871 {
872 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_CHECKED_SHIFT) & ENA_ETH_IO_RX_CDESC_BASE_L4_CSUM_CHECKED_MASK;
873 }
874 
get_ena_eth_io_rx_cdesc_base_mbz17(const struct ena_eth_io_rx_cdesc_base * p)875 static inline uint32_t get_ena_eth_io_rx_cdesc_base_mbz17(const struct ena_eth_io_rx_cdesc_base *p)
876 {
877 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_MBZ17_MASK) >>
878 		ENA_ETH_IO_RX_CDESC_BASE_MBZ17_SHIFT;
879 }
880 
set_ena_eth_io_rx_cdesc_base_mbz17(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)881 static inline void set_ena_eth_io_rx_cdesc_base_mbz17(struct ena_eth_io_rx_cdesc_base *p,
882 								uint32_t val)
883 {
884 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_MBZ17_SHIFT) &
885 		      ENA_ETH_IO_RX_CDESC_BASE_MBZ17_MASK;
886 }
887 
get_ena_eth_io_rx_cdesc_base_phase(const struct ena_eth_io_rx_cdesc_base * p)888 static inline uint32_t get_ena_eth_io_rx_cdesc_base_phase(const struct ena_eth_io_rx_cdesc_base *p)
889 {
890 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_PHASE_MASK) >> ENA_ETH_IO_RX_CDESC_BASE_PHASE_SHIFT;
891 }
892 
set_ena_eth_io_rx_cdesc_base_phase(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)893 static inline void set_ena_eth_io_rx_cdesc_base_phase(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
894 {
895 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_PHASE_SHIFT) & ENA_ETH_IO_RX_CDESC_BASE_PHASE_MASK;
896 }
897 
get_ena_eth_io_rx_cdesc_base_l3_csum2(const struct ena_eth_io_rx_cdesc_base * p)898 static inline uint32_t get_ena_eth_io_rx_cdesc_base_l3_csum2(const struct ena_eth_io_rx_cdesc_base *p)
899 {
900 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM2_MASK) >> ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM2_SHIFT;
901 }
902 
set_ena_eth_io_rx_cdesc_base_l3_csum2(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)903 static inline void set_ena_eth_io_rx_cdesc_base_l3_csum2(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
904 {
905 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM2_SHIFT) & ENA_ETH_IO_RX_CDESC_BASE_L3_CSUM2_MASK;
906 }
907 
get_ena_eth_io_rx_cdesc_base_first(const struct ena_eth_io_rx_cdesc_base * p)908 static inline uint32_t get_ena_eth_io_rx_cdesc_base_first(const struct ena_eth_io_rx_cdesc_base *p)
909 {
910 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_FIRST_MASK) >> ENA_ETH_IO_RX_CDESC_BASE_FIRST_SHIFT;
911 }
912 
set_ena_eth_io_rx_cdesc_base_first(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)913 static inline void set_ena_eth_io_rx_cdesc_base_first(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
914 {
915 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_FIRST_SHIFT) & ENA_ETH_IO_RX_CDESC_BASE_FIRST_MASK;
916 }
917 
get_ena_eth_io_rx_cdesc_base_last(const struct ena_eth_io_rx_cdesc_base * p)918 static inline uint32_t get_ena_eth_io_rx_cdesc_base_last(const struct ena_eth_io_rx_cdesc_base *p)
919 {
920 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_LAST_MASK) >> ENA_ETH_IO_RX_CDESC_BASE_LAST_SHIFT;
921 }
922 
set_ena_eth_io_rx_cdesc_base_last(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)923 static inline void set_ena_eth_io_rx_cdesc_base_last(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
924 {
925 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_LAST_SHIFT) & ENA_ETH_IO_RX_CDESC_BASE_LAST_MASK;
926 }
927 
get_ena_eth_io_rx_cdesc_base_buffer(const struct ena_eth_io_rx_cdesc_base * p)928 static inline uint32_t get_ena_eth_io_rx_cdesc_base_buffer(const struct ena_eth_io_rx_cdesc_base *p)
929 {
930 	return (p->status & ENA_ETH_IO_RX_CDESC_BASE_BUFFER_MASK) >> ENA_ETH_IO_RX_CDESC_BASE_BUFFER_SHIFT;
931 }
932 
set_ena_eth_io_rx_cdesc_base_buffer(struct ena_eth_io_rx_cdesc_base * p,uint32_t val)933 static inline void set_ena_eth_io_rx_cdesc_base_buffer(struct ena_eth_io_rx_cdesc_base *p, uint32_t val)
934 {
935 	p->status |= (val << ENA_ETH_IO_RX_CDESC_BASE_BUFFER_SHIFT) & ENA_ETH_IO_RX_CDESC_BASE_BUFFER_MASK;
936 }
937 
get_ena_eth_io_intr_reg_rx_intr_delay(const struct ena_eth_io_intr_reg * p)938 static inline uint32_t get_ena_eth_io_intr_reg_rx_intr_delay(const struct ena_eth_io_intr_reg *p)
939 {
940 	return p->intr_control & ENA_ETH_IO_INTR_REG_RX_INTR_DELAY_MASK;
941 }
942 
set_ena_eth_io_intr_reg_rx_intr_delay(struct ena_eth_io_intr_reg * p,uint32_t val)943 static inline void set_ena_eth_io_intr_reg_rx_intr_delay(struct ena_eth_io_intr_reg *p, uint32_t val)
944 {
945 	p->intr_control |= val & ENA_ETH_IO_INTR_REG_RX_INTR_DELAY_MASK;
946 }
947 
get_ena_eth_io_intr_reg_tx_intr_delay(const struct ena_eth_io_intr_reg * p)948 static inline uint32_t get_ena_eth_io_intr_reg_tx_intr_delay(const struct ena_eth_io_intr_reg *p)
949 {
950 	return (p->intr_control & ENA_ETH_IO_INTR_REG_TX_INTR_DELAY_MASK) >> ENA_ETH_IO_INTR_REG_TX_INTR_DELAY_SHIFT;
951 }
952 
set_ena_eth_io_intr_reg_tx_intr_delay(struct ena_eth_io_intr_reg * p,uint32_t val)953 static inline void set_ena_eth_io_intr_reg_tx_intr_delay(struct ena_eth_io_intr_reg *p, uint32_t val)
954 {
955 	p->intr_control |= (val << ENA_ETH_IO_INTR_REG_TX_INTR_DELAY_SHIFT) & ENA_ETH_IO_INTR_REG_TX_INTR_DELAY_MASK;
956 }
957 
get_ena_eth_io_intr_reg_intr_unmask(const struct ena_eth_io_intr_reg * p)958 static inline uint32_t get_ena_eth_io_intr_reg_intr_unmask(const struct ena_eth_io_intr_reg *p)
959 {
960 	return (p->intr_control & ENA_ETH_IO_INTR_REG_INTR_UNMASK_MASK) >> ENA_ETH_IO_INTR_REG_INTR_UNMASK_SHIFT;
961 }
962 
set_ena_eth_io_intr_reg_intr_unmask(struct ena_eth_io_intr_reg * p,uint32_t val)963 static inline void set_ena_eth_io_intr_reg_intr_unmask(struct ena_eth_io_intr_reg *p, uint32_t val)
964 {
965 	p->intr_control |= (val << ENA_ETH_IO_INTR_REG_INTR_UNMASK_SHIFT) & ENA_ETH_IO_INTR_REG_INTR_UNMASK_MASK;
966 }
967 
get_ena_eth_io_intr_reg_no_mod_update(const struct ena_eth_io_intr_reg * p)968 static inline uint32_t get_ena_eth_io_intr_reg_no_mod_update(const struct ena_eth_io_intr_reg *p)
969 {
970 	return (p->intr_control & ENA_ETH_IO_INTR_REG_NO_MODERATION_UPDATE_MASK) >>
971 			ENA_ETH_IO_INTR_REG_NO_MODERATION_UPDATE_SHIFT;
972 }
973 
set_ena_eth_io_intr_reg_no_mod_update(struct ena_eth_io_intr_reg * p,uint32_t val)974 static inline void set_ena_eth_io_intr_reg_no_mod_update(struct ena_eth_io_intr_reg *p,
975 									     uint32_t val)
976 {
977 	p->intr_control |= (val << ENA_ETH_IO_INTR_REG_NO_MODERATION_UPDATE_SHIFT) &
978 			ENA_ETH_IO_INTR_REG_NO_MODERATION_UPDATE_MASK;
979 }
980 
get_ena_eth_io_numa_node_cfg_reg_numa(const struct ena_eth_io_numa_node_cfg_reg * p)981 static inline uint32_t get_ena_eth_io_numa_node_cfg_reg_numa(const struct ena_eth_io_numa_node_cfg_reg *p)
982 {
983 	return p->numa_cfg & ENA_ETH_IO_NUMA_NODE_CFG_REG_NUMA_MASK;
984 }
985 
set_ena_eth_io_numa_node_cfg_reg_numa(struct ena_eth_io_numa_node_cfg_reg * p,uint32_t val)986 static inline void set_ena_eth_io_numa_node_cfg_reg_numa(struct ena_eth_io_numa_node_cfg_reg *p, uint32_t val)
987 {
988 	p->numa_cfg |= val & ENA_ETH_IO_NUMA_NODE_CFG_REG_NUMA_MASK;
989 }
990 
get_ena_eth_io_numa_node_cfg_reg_enabled(const struct ena_eth_io_numa_node_cfg_reg * p)991 static inline uint32_t get_ena_eth_io_numa_node_cfg_reg_enabled(const struct ena_eth_io_numa_node_cfg_reg *p)
992 {
993 	return (p->numa_cfg & ENA_ETH_IO_NUMA_NODE_CFG_REG_ENABLED_MASK) >> ENA_ETH_IO_NUMA_NODE_CFG_REG_ENABLED_SHIFT;
994 }
995 
set_ena_eth_io_numa_node_cfg_reg_enabled(struct ena_eth_io_numa_node_cfg_reg * p,uint32_t val)996 static inline void set_ena_eth_io_numa_node_cfg_reg_enabled(struct ena_eth_io_numa_node_cfg_reg *p, uint32_t val)
997 {
998 	p->numa_cfg |= (val << ENA_ETH_IO_NUMA_NODE_CFG_REG_ENABLED_SHIFT) & ENA_ETH_IO_NUMA_NODE_CFG_REG_ENABLED_MASK;
999 }
1000 
1001 #endif /* !defined(DEFS_LINUX_MAINLINE) */
1002 #endif /* _ENA_ETH_IO_H_ */
1003