Lines Matching defs:gb_addr_config
3090 u32 gb_addr_config = 0;
3113 gb_addr_config = TAHITI_GB_ADDR_CONFIG_GOLDEN;
3130 gb_addr_config = TAHITI_GB_ADDR_CONFIG_GOLDEN;
3148 gb_addr_config = VERDE_GB_ADDR_CONFIG_GOLDEN;
3165 gb_addr_config = VERDE_GB_ADDR_CONFIG_GOLDEN;
3182 gb_addr_config = HAINAN_GB_ADDR_CONFIG_GOLDEN;
3218 gb_addr_config &= ~ROW_SIZE_MASK;
3222 gb_addr_config |= ROW_SIZE(0);
3225 gb_addr_config |= ROW_SIZE(1);
3228 gb_addr_config |= ROW_SIZE(2);
3232 /* setup tiling info dword. gb_addr_config is not adequate since it does
3269 ((gb_addr_config & PIPE_INTERLEAVE_SIZE_MASK) >> PIPE_INTERLEAVE_SIZE_SHIFT) << 8;
3271 ((gb_addr_config & ROW_SIZE_MASK) >> ROW_SIZE_SHIFT) << 12;
3273 WREG32(GB_ADDR_CONFIG, gb_addr_config);
3274 WREG32(DMIF_ADDR_CONFIG, gb_addr_config);
3275 WREG32(DMIF_ADDR_CALC, gb_addr_config);
3276 WREG32(HDP_ADDR_CONFIG, gb_addr_config);
3277 WREG32(DMA_TILING_CONFIG + DMA0_REGISTER_OFFSET, gb_addr_config);
3278 WREG32(DMA_TILING_CONFIG + DMA1_REGISTER_OFFSET, gb_addr_config);
3280 WREG32(UVD_UDEC_ADDR_CONFIG, gb_addr_config);
3281 WREG32(UVD_UDEC_DB_ADDR_CONFIG, gb_addr_config);
3282 WREG32(UVD_UDEC_DBW_ADDR_CONFIG, gb_addr_config);