Lines Matching defs:__r

155 	union __fpscr __r;
159 __mffs(&__r.__d);
160 __r.__bits.__reg &= ~__excepts;
161 __mtfsf(__r.__d);
168 union __fpscr __r;
170 __mffs(&__r.__d);
171 *__flagp = __r.__bits.__reg & __excepts;
178 union __fpscr __r;
182 __mffs(&__r.__d);
183 __r.__bits.__reg &= ~__excepts;
184 __r.__bits.__reg |= *__flagp & __excepts;
185 __mtfsf(__r.__d);
192 union __fpscr __r;
196 __mffs(&__r.__d);
197 __r.__bits.__reg |= __excepts;
198 __mtfsf(__r.__d);
205 union __fpscr __r;
207 __mffs(&__r.__d);
208 return (__r.__bits.__reg & __excepts);
214 union __fpscr __r;
216 __mffs(&__r.__d);
217 return (__r.__bits.__reg & _ROUND_MASK);
223 union __fpscr __r;
227 __mffs(&__r.__d);
228 __r.__bits.__reg &= ~_ROUND_MASK;
229 __r.__bits.__reg |= __round;
230 __mtfsf(__r.__d);
237 union __fpscr __r;
239 __mffs(&__r.__d);
240 *__envp = __r.__bits.__reg;
247 union __fpscr __r;
250 __mffs(&__r.__d);
251 *__envp = __r.__bits.__reg;
252 __r.__bits.__reg &= ~(FE_ALL_EXCEPT | _ENABLE_MASK);
253 __mtfsf(__r.__d);
254 __updatemsr(__r.__bits.__reg);
261 union __fpscr __r;
263 __r.__bits.__reg = *__envp;
264 __mtfsf(__r.__d);
265 __updatemsr(__r.__bits.__reg);
272 union __fpscr __r;
274 __mffs(&__r.__d);
275 __r.__bits.__reg &= FE_ALL_EXCEPT;
276 __r.__bits.__reg |= *__envp;
277 __mtfsf(__r.__d);
278 __updatemsr(__r.__bits.__reg);
291 union __fpscr __r;
294 __mffs(&__r.__d);
295 __oldmask = __r.__bits.__reg;
296 __r.__bits.__reg |= (__mask & FE_ALL_EXCEPT) >> _FPUSW_SHIFT;
297 __mtfsf(__r.__d);
298 __updatemsr(__r.__bits.__reg);
305 union __fpscr __r;
308 __mffs(&__r.__d);
309 __oldmask = __r.__bits.__reg;
310 __r.__bits.__reg &= ~((__mask & FE_ALL_EXCEPT) >> _FPUSW_SHIFT);
311 __mtfsf(__r.__d);
312 __updatemsr(__r.__bits.__reg);
319 union __fpscr __r;
321 __mffs(&__r.__d);
322 return ((__r.__bits.__reg & _ENABLE_MASK) << _FPUSW_SHIFT);