Lines Matching defs:vt

12 #define V96XW(vt, x)	*(volatile u_int32_t *)((vt)->vt_addr + (x))  argument
13 #define V96XH(vt, x) *(volatile u_int16_t *)((vt)->vt_addr + (x)) argument
14 #define V96XB(vt, x) *(volatile u_int8_t *)((vt)->vt_addr + (x)) argument
16 #define V96XW(vt, x) *(volatile u_int32_t *)((vt)->vt_addr + (x)) argument
17 #define V96XH(vt, x) *(volatile u_int16_t *)((vt)->vt_addr + ((x) ^ 2)) argument
18 #define V96XB(vt, x) *(volatile u_int8_t *)((vt)->vt_addr + ((x) ^ 3)) argument
21 #define V96X_PCI_VENDOR(vt) V96XH(vt, 0x00) argument
22 #define V96X_PCI_DEVICE(vt) V96XH(vt, 0x02) argument
23 #define V96X_PCI_CMD(vt) V96XH(vt, 0x04) argument
24 #define V96X_PCI_STAT(vt) V96XH(vt, 0x06) argument
25 #define V96X_PCI_CC_REV(vt) V96XW(vt, 0x08) argument
26 #define V96X_PCI_I20_BASE(vt) V96XW(vt, 0x10) /* B.2 only */ argument
27 #define V96X_PCI_HDR_CFG(vt) V96XW(vt, 0x0c) argument
28 #define V96X_PCI_IO_BASE(vt) V96XW(vt, 0x10) argument
29 #define V96X_PCI_BASE0(vt) V96XW(vt, 0x14) argument
30 #define V96X_PCI_BASE1(vt) V96XW(vt, 0x18) argument
31 #define V96X_PCI_BPARAM(vt) V96XW(vt, 0x3c) argument
32 #define V96X_PCI_MAP0(vt) V96XW(vt, 0x40) argument
33 #define V96X_PCI_MAP1(vt) V96XW(vt, 0x44) argument
34 #define V96X_PCI_INT_STAT(vt) V96XW(vt, 0x48) argument
35 #define V96X_PCI_INT_CFG(vt) V96XW(vt, 0x4c) argument
36 #define V96X_LB_BASE0(vt) V96XW(vt, 0x54) argument
37 #define V96X_LB_BASE1(vt) V96XW(vt, 0x58) argument
38 #define V96X_LB_MAP0(vt) V96XH(vt, 0x5e) argument
39 #define V96X_LB_MAP1(vt) V96XH(vt, 0x62) argument
40 #define V96X_LB_BASE2(vt) V96XH(vt, 0x64) /* B.2 only */ argument
41 #define V96X_LB_MAP2(vt) V96XH(vt, 0x66) /* B.2 only */ argument
42 #define V96X_LB_SIZE(vt) V96XW(vt, 0x68) /* B.2 only */ argument
43 #define V96X_LB_IO_BASE(vt) V96XW(vt, 0x6c) argument
44 #define V96X_FIFO_CFG(vt) V96XH(vt, 0x70) argument
45 #define V96X_FIFO_PRIORITY(vt) V96XH(vt, 0x72) argument
46 #define V96X_FIFO_STAT(vt) V96XH(vt, 0x74) argument
47 #define V96X_LB_ISTAT(vt) V96XB(vt, 0x76) argument
48 #define V96X_LB_IMASK(vt) V96XB(vt, 0x77) argument
49 #define V96X_SYSTEM(vt) V96XH(vt, 0x78) argument
50 #define V96X_LB_CFGL(vt) V96XB(vt, 0x7a) argument
51 #define V96X_LB_CFG(vt) V96XB(vt, 0x7b) argument
52 #define V96X_PCI_CFG(vt) V96XB(vt, 0x7c) /* B.2 only */ argument
53 #define V96X_DMA_PCI_ADDR0(vt) V96XW(vt, 0x80) argument
54 #define V96X_DMA_LOCAL_ADDR0(vt) V96XW(vt, 0x84) argument
55 #define V96X_DMA_LENGTH0(vt) V96XW(vt, 0x88) argument
56 #define V96X_DMA_CTLB_ADR0(vt) V96XW(vt, 0x8c) argument
57 #define V96X_DMA_PCI_ADDR1(vt) V96XW(vt, 0x90) argument
58 #define V96X_DMA_LOCAL_ADDR1(vt) V96XW(vt, 0x94) argument
59 #define V96X_DMA_LENGTH1(vt) V96XW(vt, 0x98) argument
60 #define V96X_DMA_CTLB_ADR1(vt) V96XW(vt, 0x9c) argument
61 #define V96X_MAIL_DATA(vt, n) V96XB(vt, 0xc0 + (n)) argument
62 #define V96X_LB_MAIL_IEWR(vt) V96XH(vt, 0xd0) argument
63 #define V96X_LB_MAIL_IERD(vt) V96XH(vt, 0xd2) argument
64 #define V96X_PCI_MAIL_IEWR(vt) V96XH(vt, 0xd4) argument
65 #define V96X_PCI_MAIL_IERD(vt) V96XH(vt, 0xd6) argument
66 #define V96X_MAIL_WR_STAT(vt) V96XH(vt, 0xd8) argument
67 #define V96X_MAIL_RD_STAT(vt) V96XH(vt, 0xdc) argument