Lines Matching full:d1
7 vadd.f64 d0, d2, d1
9 vcmp.f64 d1, d2
11 vcvt.f64.f32 d1, s1
20 vcvt.f64.u16 d1, d2, #8
21 vcvt.f64.s16 d1, d2, #8
22 vcvt.f64.u32 d1, d2, #8
23 vcvt.f64.s32 d1, d2, #8
24 vcvt.u16.f64 d1, d2, #8
25 vcvt.s16.f64 d1, d2, #8
26 vcvt.u32.f64 d1, d2, #8
27 vcvt.s32.f64 d1, d2, #8
34 vcvt.f64.u32 d1, s2
35 vcvt.f64.s32 d1, s2
61 vdiv.f64 d0, d2, d1
63 vfma.f64 d0, d2, d1
65 vfms.f64 d0, d2, d1
67 vfnma.f64 d0, d2, d1
69 vfnms.f64 d0, d2, d1
71 vmaxnm.f64 d0, d2, d1
73 vminnm.f64 d0, d2, d1
75 vmla.f64 d0, d2, d1
77 vmls.f64 d0, d2, d1
81 vmov.f64 r0, r1, d1
87 vmov.f64 d0, d1
89 vmul.f64 d0, d2, d1
93 vnmla.f64 d0, d2, d1
95 vnmls.f64 d0, d2, d1
97 vnmul.f64 d0, d2, d1
113 vseleq.f64 d0, d2, d1
117 vsub.f64 d0, d2, d1
136 # CHECK-NEXT: 1 4 1.00 vadd.f64 d0, d2, d1
138 # CHECK-NEXT: 1 0 1.00 vcmp.f64 d1, d2
140 # CHECK-NEXT: 1 3 1.00 vcvt.f64.f32 d1, s1
149 # CHECK-NEXT: 1 3 1.00 vcvt.f64.u16 d1, d1, #8
150 # CHECK-NEXT: 1 3 1.00 vcvt.f64.s16 d1, d1, #8
151 # CHECK-NEXT: 1 3 1.00 vcvt.f64.u32 d1, d1, #8
152 # CHECK-NEXT: 1 3 1.00 vcvt.f64.s32 d1, d1, #8
153 # CHECK-NEXT: 1 3 1.00 vcvt.u16.f64 d1, d1, #8
154 # CHECK-NEXT: 1 3 1.00 vcvt.s16.f64 d1, d1, #8
155 # CHECK-NEXT: 1 3 1.00 vcvt.u32.f64 d1, d1, #8
156 # CHECK-NEXT: 1 3 1.00 vcvt.s32.f64 d1, d1, #8
163 # CHECK-NEXT: 1 3 1.00 vcvt.f64.u32 d1, s2
164 # CHECK-NEXT: 1 3 1.00 vcvt.f64.s32 d1, s2
190 # CHECK-NEXT: 1 30 1.00 vdiv.f64 d0, d2, d1
192 # CHECK-NEXT: 1 11 1.00 vfma.f64 d0, d2, d1
194 # CHECK-NEXT: 1 11 1.00 vfms.f64 d0, d2, d1
196 # CHECK-NEXT: 1 11 1.00 vfnma.f64 d0, d2, d1
198 # CHECK-NEXT: 1 11 1.00 vfnms.f64 d0, d2, d1
200 # CHECK-NEXT: 1 4 1.00 vmaxnm.f64 d0, d2, d1
202 # CHECK-NEXT: 1 4 1.00 vminnm.f64 d0, d2, d1
204 # CHECK-NEXT: 1 11 1.00 vmla.f64 d0, d2, d1
206 # CHECK-NEXT: 1 11 1.00 vmls.f64 d0, d2, d1
210 # CHECK-NEXT: 1 3 1.00 vmov r0, r1, d1
216 # CHECK-NEXT: 1 3 1.00 vmov.f64 d0, d1
218 # CHECK-NEXT: 1 7 1.00 vmul.f64 d0, d2, d1
222 # CHECK-NEXT: 1 11 1.00 vnmla.f64 d0, d2, d1
224 # CHECK-NEXT: 1 11 1.00 vnmls.f64 d0, d2, d1
226 # CHECK-NEXT: 1 7 1.00 vnmul.f64 d0, d2, d1
242 # CHECK-NEXT: 1 5 1.00 vseleq.f64 d0, d2, d1
246 # CHECK-NEXT: 1 4 1.00 vsub.f64 d0, d2, d1
276 … - - - - - - - - 1.00 1.00 1.00 vadd.f64 d0, d2, d1
278 … - - - - - - - - - 1.00 1.00 1.00 vcmp.f64 d1, d2
280 … - - - - - - - - 1.00 0.50 0.50 vcvt.f64.f32 d1, s1
289 …- - - - - - - - 1.00 0.50 0.50 vcvt.f64.u16 d1, d1, #8
290 …- - - - - - - - 1.00 0.50 0.50 vcvt.f64.s16 d1, d1, #8
291 …- - - - - - - - 1.00 0.50 0.50 vcvt.f64.u32 d1, d1, #8
292 …- - - - - - - - 1.00 0.50 0.50 vcvt.f64.s32 d1, d1, #8
293 …- - - - - - - - 1.00 0.50 0.50 vcvt.u16.f64 d1, d1, #8
294 …- - - - - - - - 1.00 0.50 0.50 vcvt.s16.f64 d1, d1, #8
295 …- - - - - - - - 1.00 0.50 0.50 vcvt.u32.f64 d1, d1, #8
296 …- - - - - - - - 1.00 0.50 0.50 vcvt.s32.f64 d1, d1, #8
303 … - - - - - - - - 1.00 0.50 0.50 vcvt.f64.u32 d1, s2
304 … - - - - - - - - 1.00 0.50 0.50 vcvt.f64.s32 d1, s2
330 … - - - - - - - - 1.00 1.00 1.00 vdiv.f64 d0, d2, d1
332 … - - - - - - - - 1.00 1.00 1.00 vfma.f64 d0, d2, d1
334 … - - - - - - - - 1.00 1.00 1.00 vfms.f64 d0, d2, d1
336 … - - - - - - - - 1.00 1.00 1.00 vfnma.f64 d0, d2, d1
338 … - - - - - - - - 1.00 1.00 1.00 vfnms.f64 d0, d2, d1
340 … - - - - - - - - 1.00 1.00 1.00 vmaxnm.f64 d0, d2, d1
342 … - - - - - - - - 1.00 1.00 1.00 vminnm.f64 d0, d2, d1
344 … - - - - - - - - 1.00 1.00 1.00 vmla.f64 d0, d2, d1
346 … - - - - - - - - 1.00 1.00 1.00 vmls.f64 d0, d2, d1
350 … - - - - - - - - - - 1.00 1.00 vmov r0, r1, d1
356 … - - - - - - - - - - 1.00 1.00 vmov.f64 d0, d1
358 … - - - - - - - - 1.00 1.00 1.00 vmul.f64 d0, d2, d1
362 … - - - - - - - - 1.00 1.00 1.00 vnmla.f64 d0, d2, d1
364 … - - - - - - - - 1.00 1.00 1.00 vnmls.f64 d0, d2, d1
366 … - - - - - - - - 1.00 1.00 1.00 vnmul.f64 d0, d2, d1
382 … - - - - - - - - 1.00 1.00 1.00 vseleq.f64 d0, d2, d1
386 … - - - - - - - - 1.00 1.00 1.00 vsub.f64 d0, d2, d1