Lines Matching full:be
3 …one-eabi -mattr=+mve,+fullfp16 -verify-machineinstrs %s -o - | FileCheck %s --check-prefix=CHECK-BE
12 ; CHECK-BE-LABEL: masked_v4i32_align4_zero:
13 ; CHECK-BE: @ %bb.0: @ %entry
14 ; CHECK-BE-NEXT: vrev64.32 q1, q0
15 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
16 ; CHECK-BE-NEXT: vldrwt.u32 q1, [r0]
17 ; CHECK-BE-NEXT: vrev64.32 q0, q1
18 ; CHECK-BE-NEXT: bx lr
32 ; CHECK-BE-LABEL: masked_v4i32_align4_undef:
33 ; CHECK-BE: @ %bb.0: @ %entry
34 ; CHECK-BE-NEXT: vrev64.32 q1, q0
35 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
36 ; CHECK-BE-NEXT: vldrwt.u32 q1, [r0]
37 ; CHECK-BE-NEXT: vrev64.32 q0, q1
38 ; CHECK-BE-NEXT: bx lr
85 ; CHECK-BE-LABEL: masked_v4i32_align1_undef:
86 ; CHECK-BE: @ %bb.0: @ %entry
87 ; CHECK-BE-NEXT: .pad #4
88 ; CHECK-BE-NEXT: sub sp, #4
89 ; CHECK-BE-NEXT: vrev64.32 q1, q0
90 ; CHECK-BE-NEXT: vcmp.s32 gt, q1, zr
91 ; CHECK-BE-NEXT: @ implicit-def: $q1
92 ; CHECK-BE-NEXT: vmrs r2, p0
93 ; CHECK-BE-NEXT: ubfx r1, r2, #12, #1
94 ; CHECK-BE-NEXT: rsbs r3, r1, #0
95 ; CHECK-BE-NEXT: movs r1, #0
96 ; CHECK-BE-NEXT: bfi r1, r3, #0, #1
97 ; CHECK-BE-NEXT: ubfx r3, r2, #8, #1
98 ; CHECK-BE-NEXT: rsbs r3, r3, #0
99 ; CHECK-BE-NEXT: bfi r1, r3, #1, #1
100 ; CHECK-BE-NEXT: ubfx r3, r2, #4, #1
101 ; CHECK-BE-NEXT: and r2, r2, #1
102 ; CHECK-BE-NEXT: rsbs r3, r3, #0
103 ; CHECK-BE-NEXT: bfi r1, r3, #2, #1
104 ; CHECK-BE-NEXT: rsbs r2, r2, #0
105 ; CHECK-BE-NEXT: bfi r1, r2, #3, #1
106 ; CHECK-BE-NEXT: lsls r2, r1, #28
107 ; CHECK-BE-NEXT: itt mi
108 ; CHECK-BE-NEXT: ldrmi r2, [r0]
109 ; CHECK-BE-NEXT: vmovmi.32 q1[0], r2
110 ; CHECK-BE-NEXT: lsls r2, r1, #29
111 ; CHECK-BE-NEXT: itt mi
112 ; CHECK-BE-NEXT: ldrmi r2, [r0, #4]
113 ; CHECK-BE-NEXT: vmovmi.32 q1[1], r2
114 ; CHECK-BE-NEXT: lsls r2, r1, #30
115 ; CHECK-BE-NEXT: itt mi
116 ; CHECK-BE-NEXT: ldrmi r2, [r0, #8]
117 ; CHECK-BE-NEXT: vmovmi.32 q1[2], r2
118 ; CHECK-BE-NEXT: lsls r1, r1, #31
119 ; CHECK-BE-NEXT: itt ne
120 ; CHECK-BE-NEXT: ldrne r0, [r0, #12]
121 ; CHECK-BE-NEXT: vmovne.32 q1[3], r0
122 ; CHECK-BE-NEXT: vrev64.32 q0, q1
123 ; CHECK-BE-NEXT: add sp, #4
124 ; CHECK-BE-NEXT: bx lr
139 ; CHECK-BE-LABEL: masked_v4i32_align4_other:
140 ; CHECK-BE: @ %bb.0: @ %entry
141 ; CHECK-BE-NEXT: vrev64.32 q1, q0
142 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
143 ; CHECK-BE-NEXT: vldrwt.u32 q0, [r0]
144 ; CHECK-BE-NEXT: vpsel q1, q0, q1
145 ; CHECK-BE-NEXT: vrev64.32 q0, q1
146 ; CHECK-BE-NEXT: bx lr
160 ; CHECK-BE-LABEL: zext16_masked_v4i32_align2_zero:
161 ; CHECK-BE: @ %bb.0: @ %entry
162 ; CHECK-BE-NEXT: vrev64.32 q1, q0
163 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
164 ; CHECK-BE-NEXT: vldrht.u32 q1, [r0]
165 ; CHECK-BE-NEXT: vrev64.32 q0, q1
166 ; CHECK-BE-NEXT: bx lr
181 ; CHECK-BE-LABEL: zext16_masked_v4i32_align2_undef:
182 ; CHECK-BE: @ %bb.0: @ %entry
183 ; CHECK-BE-NEXT: vrev64.32 q1, q0
184 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
185 ; CHECK-BE-NEXT: vldrht.u32 q1, [r0]
186 ; CHECK-BE-NEXT: vrev64.32 q0, q1
187 ; CHECK-BE-NEXT: bx lr
236 ; CHECK-BE-LABEL: zext16_masked_v4i32_align1_undef:
237 ; CHECK-BE: @ %bb.0: @ %entry
238 ; CHECK-BE-NEXT: .pad #4
239 ; CHECK-BE-NEXT: sub sp, #4
240 ; CHECK-BE-NEXT: vrev64.32 q1, q0
241 ; CHECK-BE-NEXT: @ implicit-def: $q0
242 ; CHECK-BE-NEXT: vcmp.s32 gt, q1, zr
243 ; CHECK-BE-NEXT: vmrs r2, p0
244 ; CHECK-BE-NEXT: ubfx r1, r2, #12, #1
245 ; CHECK-BE-NEXT: rsbs r3, r1, #0
246 ; CHECK-BE-NEXT: movs r1, #0
247 ; CHECK-BE-NEXT: bfi r1, r3, #0, #1
248 ; CHECK-BE-NEXT: ubfx r3, r2, #8, #1
249 ; CHECK-BE-NEXT: rsbs r3, r3, #0
250 ; CHECK-BE-NEXT: bfi r1, r3, #1, #1
251 ; CHECK-BE-NEXT: ubfx r3, r2, #4, #1
252 ; CHECK-BE-NEXT: and r2, r2, #1
253 ; CHECK-BE-NEXT: rsbs r3, r3, #0
254 ; CHECK-BE-NEXT: bfi r1, r3, #2, #1
255 ; CHECK-BE-NEXT: rsbs r2, r2, #0
256 ; CHECK-BE-NEXT: bfi r1, r2, #3, #1
257 ; CHECK-BE-NEXT: lsls r2, r1, #28
258 ; CHECK-BE-NEXT: itt mi
259 ; CHECK-BE-NEXT: ldrhmi r2, [r0]
260 ; CHECK-BE-NEXT: vmovmi.32 q0[0], r2
261 ; CHECK-BE-NEXT: lsls r2, r1, #29
262 ; CHECK-BE-NEXT: itt mi
263 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #2]
264 ; CHECK-BE-NEXT: vmovmi.32 q0[1], r2
265 ; CHECK-BE-NEXT: lsls r2, r1, #30
266 ; CHECK-BE-NEXT: itt mi
267 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #4]
268 ; CHECK-BE-NEXT: vmovmi.32 q0[2], r2
269 ; CHECK-BE-NEXT: lsls r1, r1, #31
270 ; CHECK-BE-NEXT: itt ne
271 ; CHECK-BE-NEXT: ldrhne r0, [r0, #6]
272 ; CHECK-BE-NEXT: vmovne.32 q0[3], r0
273 ; CHECK-BE-NEXT: vmovlb.s16 q1, q0
274 ; CHECK-BE-NEXT: vrev64.32 q0, q1
275 ; CHECK-BE-NEXT: add sp, #4
276 ; CHECK-BE-NEXT: bx lr
294 ; CHECK-BE-LABEL: zext16_masked_v4i32_align2_other:
295 ; CHECK-BE: @ %bb.0: @ %entry
296 ; CHECK-BE-NEXT: vrev64.32 q1, q0
297 ; CHECK-BE-NEXT: vmovlb.u16 q0, q1
298 ; CHECK-BE-NEXT: vmovlb.s16 q1, q1
299 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
300 ; CHECK-BE-NEXT: vldrht.u32 q1, [r0]
301 ; CHECK-BE-NEXT: vpsel q1, q1, q0
302 ; CHECK-BE-NEXT: vrev64.32 q0, q1
303 ; CHECK-BE-NEXT: bx lr
318 ; CHECK-BE-LABEL: sext16_masked_v4i32_align2_zero:
319 ; CHECK-BE: @ %bb.0: @ %entry
320 ; CHECK-BE-NEXT: vrev64.32 q1, q0
321 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
322 ; CHECK-BE-NEXT: vldrht.s32 q1, [r0]
323 ; CHECK-BE-NEXT: vrev64.32 q0, q1
324 ; CHECK-BE-NEXT: bx lr
339 ; CHECK-BE-LABEL: sext16_masked_v4i32_align2_undef:
340 ; CHECK-BE: @ %bb.0: @ %entry
341 ; CHECK-BE-NEXT: vrev64.32 q1, q0
342 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
343 ; CHECK-BE-NEXT: vldrht.s32 q1, [r0]
344 ; CHECK-BE-NEXT: vrev64.32 q0, q1
345 ; CHECK-BE-NEXT: bx lr
394 ; CHECK-BE-LABEL: sext16_masked_v4i32_align1_undef:
395 ; CHECK-BE: @ %bb.0: @ %entry
396 ; CHECK-BE-NEXT: .pad #4
397 ; CHECK-BE-NEXT: sub sp, #4
398 ; CHECK-BE-NEXT: vrev64.32 q1, q0
399 ; CHECK-BE-NEXT: @ implicit-def: $q0
400 ; CHECK-BE-NEXT: vcmp.s32 gt, q1, zr
401 ; CHECK-BE-NEXT: vmrs r2, p0
402 ; CHECK-BE-NEXT: ubfx r1, r2, #12, #1
403 ; CHECK-BE-NEXT: rsbs r3, r1, #0
404 ; CHECK-BE-NEXT: movs r1, #0
405 ; CHECK-BE-NEXT: bfi r1, r3, #0, #1
406 ; CHECK-BE-NEXT: ubfx r3, r2, #8, #1
407 ; CHECK-BE-NEXT: rsbs r3, r3, #0
408 ; CHECK-BE-NEXT: bfi r1, r3, #1, #1
409 ; CHECK-BE-NEXT: ubfx r3, r2, #4, #1
410 ; CHECK-BE-NEXT: and r2, r2, #1
411 ; CHECK-BE-NEXT: rsbs r3, r3, #0
412 ; CHECK-BE-NEXT: bfi r1, r3, #2, #1
413 ; CHECK-BE-NEXT: rsbs r2, r2, #0
414 ; CHECK-BE-NEXT: bfi r1, r2, #3, #1
415 ; CHECK-BE-NEXT: lsls r2, r1, #28
416 ; CHECK-BE-NEXT: itt mi
417 ; CHECK-BE-NEXT: ldrhmi r2, [r0]
418 ; CHECK-BE-NEXT: vmovmi.32 q0[0], r2
419 ; CHECK-BE-NEXT: lsls r2, r1, #29
420 ; CHECK-BE-NEXT: itt mi
421 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #2]
422 ; CHECK-BE-NEXT: vmovmi.32 q0[1], r2
423 ; CHECK-BE-NEXT: lsls r2, r1, #30
424 ; CHECK-BE-NEXT: itt mi
425 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #4]
426 ; CHECK-BE-NEXT: vmovmi.32 q0[2], r2
427 ; CHECK-BE-NEXT: lsls r1, r1, #31
428 ; CHECK-BE-NEXT: itt ne
429 ; CHECK-BE-NEXT: ldrhne r0, [r0, #6]
430 ; CHECK-BE-NEXT: vmovne.32 q0[3], r0
431 ; CHECK-BE-NEXT: vmovlb.s16 q1, q0
432 ; CHECK-BE-NEXT: vrev64.32 q0, q1
433 ; CHECK-BE-NEXT: add sp, #4
434 ; CHECK-BE-NEXT: bx lr
451 ; CHECK-BE-LABEL: sext16_masked_v4i32_align2_other:
452 ; CHECK-BE: @ %bb.0: @ %entry
453 ; CHECK-BE-NEXT: vrev64.32 q1, q0
454 ; CHECK-BE-NEXT: vmovlb.s16 q0, q1
455 ; CHECK-BE-NEXT: vpt.s32 gt, q0, zr
456 ; CHECK-BE-NEXT: vldrht.s32 q1, [r0]
457 ; CHECK-BE-NEXT: vpsel q1, q1, q0
458 ; CHECK-BE-NEXT: vrev64.32 q0, q1
459 ; CHECK-BE-NEXT: bx lr
475 ; CHECK-BE-LABEL: masked_v4i32_preinc:
476 ; CHECK-BE: @ %bb.0: @ %entry
477 ; CHECK-BE-NEXT: vrev64.32 q1, q0
478 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
479 ; CHECK-BE-NEXT: vldrwt.u32 q0, [r0, #4]!
480 ; CHECK-BE-NEXT: vstrw.32 q0, [r1]
481 ; CHECK-BE-NEXT: bx lr
498 ; CHECK-BE-LABEL: masked_v4i32_postinc:
499 ; CHECK-BE: @ %bb.0: @ %entry
500 ; CHECK-BE-NEXT: vrev64.32 q1, q0
501 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
502 ; CHECK-BE-NEXT: vldrwt.u32 q0, [r0], #4
503 ; CHECK-BE-NEXT: vstrw.32 q0, [r1]
504 ; CHECK-BE-NEXT: bx lr
520 ; CHECK-BE-LABEL: masked_v8i16_align4_zero:
521 ; CHECK-BE: @ %bb.0: @ %entry
522 ; CHECK-BE-NEXT: vrev64.16 q1, q0
523 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
524 ; CHECK-BE-NEXT: vldrht.u16 q1, [r0]
525 ; CHECK-BE-NEXT: vrev64.16 q0, q1
526 ; CHECK-BE-NEXT: bx lr
540 ; CHECK-BE-LABEL: masked_v8i16_align2_undef:
541 ; CHECK-BE: @ %bb.0: @ %entry
542 ; CHECK-BE-NEXT: vrev64.16 q1, q0
543 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
544 ; CHECK-BE-NEXT: vldrht.u16 q1, [r0]
545 ; CHECK-BE-NEXT: vrev64.16 q0, q1
546 ; CHECK-BE-NEXT: bx lr
622 ; CHECK-BE-LABEL: masked_v8i16_align1_undef:
623 ; CHECK-BE: @ %bb.0: @ %entry
624 ; CHECK-BE-NEXT: .pad #4
625 ; CHECK-BE-NEXT: sub sp, #4
626 ; CHECK-BE-NEXT: vrev64.16 q1, q0
627 ; CHECK-BE-NEXT: vcmp.s16 gt, q1, zr
628 ; CHECK-BE-NEXT: @ implicit-def: $q1
629 ; CHECK-BE-NEXT: vmrs r1, p0
630 ; CHECK-BE-NEXT: ubfx r2, r1, #14, #1
631 ; CHECK-BE-NEXT: rsbs r3, r2, #0
632 ; CHECK-BE-NEXT: movs r2, #0
633 ; CHECK-BE-NEXT: bfi r2, r3, #0, #1
634 ; CHECK-BE-NEXT: ubfx r3, r1, #12, #1
635 ; CHECK-BE-NEXT: rsbs r3, r3, #0
636 ; CHECK-BE-NEXT: bfi r2, r3, #1, #1
637 ; CHECK-BE-NEXT: ubfx r3, r1, #10, #1
638 ; CHECK-BE-NEXT: rsbs r3, r3, #0
639 ; CHECK-BE-NEXT: bfi r2, r3, #2, #1
640 ; CHECK-BE-NEXT: ubfx r3, r1, #8, #1
641 ; CHECK-BE-NEXT: rsbs r3, r3, #0
642 ; CHECK-BE-NEXT: bfi r2, r3, #3, #1
643 ; CHECK-BE-NEXT: ubfx r3, r1, #6, #1
644 ; CHECK-BE-NEXT: rsbs r3, r3, #0
645 ; CHECK-BE-NEXT: bfi r2, r3, #4, #1
646 ; CHECK-BE-NEXT: ubfx r3, r1, #4, #1
647 ; CHECK-BE-NEXT: rsbs r3, r3, #0
648 ; CHECK-BE-NEXT: bfi r2, r3, #5, #1
649 ; CHECK-BE-NEXT: ubfx r3, r1, #2, #1
650 ; CHECK-BE-NEXT: and r1, r1, #1
651 ; CHECK-BE-NEXT: rsbs r3, r3, #0
652 ; CHECK-BE-NEXT: bfi r2, r3, #6, #1
653 ; CHECK-BE-NEXT: rsbs r1, r1, #0
654 ; CHECK-BE-NEXT: bfi r2, r1, #7, #1
655 ; CHECK-BE-NEXT: uxtb r1, r2
656 ; CHECK-BE-NEXT: lsls r2, r2, #24
657 ; CHECK-BE-NEXT: itt mi
658 ; CHECK-BE-NEXT: ldrhmi r2, [r0]
659 ; CHECK-BE-NEXT: vmovmi.16 q1[0], r2
660 ; CHECK-BE-NEXT: lsls r2, r1, #25
661 ; CHECK-BE-NEXT: itt mi
662 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #2]
663 ; CHECK-BE-NEXT: vmovmi.16 q1[1], r2
664 ; CHECK-BE-NEXT: lsls r2, r1, #26
665 ; CHECK-BE-NEXT: itt mi
666 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #4]
667 ; CHECK-BE-NEXT: vmovmi.16 q1[2], r2
668 ; CHECK-BE-NEXT: lsls r2, r1, #27
669 ; CHECK-BE-NEXT: itt mi
670 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #6]
671 ; CHECK-BE-NEXT: vmovmi.16 q1[3], r2
672 ; CHECK-BE-NEXT: lsls r2, r1, #28
673 ; CHECK-BE-NEXT: itt mi
674 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #8]
675 ; CHECK-BE-NEXT: vmovmi.16 q1[4], r2
676 ; CHECK-BE-NEXT: lsls r2, r1, #29
677 ; CHECK-BE-NEXT: itt mi
678 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #10]
679 ; CHECK-BE-NEXT: vmovmi.16 q1[5], r2
680 ; CHECK-BE-NEXT: lsls r2, r1, #30
681 ; CHECK-BE-NEXT: itt mi
682 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #12]
683 ; CHECK-BE-NEXT: vmovmi.16 q1[6], r2
684 ; CHECK-BE-NEXT: lsls r1, r1, #31
685 ; CHECK-BE-NEXT: itt ne
686 ; CHECK-BE-NEXT: ldrhne r0, [r0, #14]
687 ; CHECK-BE-NEXT: vmovne.16 q1[7], r0
688 ; CHECK-BE-NEXT: vrev64.16 q0, q1
689 ; CHECK-BE-NEXT: add sp, #4
690 ; CHECK-BE-NEXT: bx lr
705 ; CHECK-BE-LABEL: masked_v8i16_align4_other:
706 ; CHECK-BE: @ %bb.0: @ %entry
707 ; CHECK-BE-NEXT: vrev64.16 q1, q0
708 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
709 ; CHECK-BE-NEXT: vldrht.u16 q0, [r0]
710 ; CHECK-BE-NEXT: vpsel q1, q0, q1
711 ; CHECK-BE-NEXT: vrev64.16 q0, q1
712 ; CHECK-BE-NEXT: bx lr
727 ; CHECK-BE-LABEL: sext8_masked_v8i16_align1_zero:
728 ; CHECK-BE: @ %bb.0: @ %entry
729 ; CHECK-BE-NEXT: vrev64.16 q1, q0
730 ; CHECK-BE-NEXT: vmovlb.s8 q0, q1
731 ; CHECK-BE-NEXT: vpt.s16 gt, q0, zr
732 ; CHECK-BE-NEXT: vldrbt.s16 q1, [r0]
733 ; CHECK-BE-NEXT: vrev64.16 q0, q1
734 ; CHECK-BE-NEXT: bx lr
750 ; CHECK-BE-LABEL: sext8_masked_v8i16_align1_undef:
751 ; CHECK-BE: @ %bb.0: @ %entry
752 ; CHECK-BE-NEXT: vrev64.16 q1, q0
753 ; CHECK-BE-NEXT: vmovlb.s8 q0, q1
754 ; CHECK-BE-NEXT: vpt.s16 gt, q0, zr
755 ; CHECK-BE-NEXT: vldrbt.s16 q1, [r0]
756 ; CHECK-BE-NEXT: vrev64.16 q0, q1
757 ; CHECK-BE-NEXT: bx lr
774 ; CHECK-BE-LABEL: sext8_masked_v8i16_align1_other:
775 ; CHECK-BE: @ %bb.0: @ %entry
776 ; CHECK-BE-NEXT: vrev64.16 q1, q0
777 ; CHECK-BE-NEXT: vmovlb.s8 q0, q1
778 ; CHECK-BE-NEXT: vpt.s16 gt, q0, zr
779 ; CHECK-BE-NEXT: vldrbt.s16 q1, [r0]
780 ; CHECK-BE-NEXT: vpsel q1, q1, q0
781 ; CHECK-BE-NEXT: vrev64.16 q0, q1
782 ; CHECK-BE-NEXT: bx lr
799 ; CHECK-BE-LABEL: sext8_masked_v4i32_align1_zero:
800 ; CHECK-BE: @ %bb.0: @ %entry
801 ; CHECK-BE-NEXT: vrev64.32 q1, q0
802 ; CHECK-BE-NEXT: vmovlb.s8 q0, q1
803 ; CHECK-BE-NEXT: vmovlb.s16 q0, q0
804 ; CHECK-BE-NEXT: vpt.s32 gt, q0, zr
805 ; CHECK-BE-NEXT: vldrbt.s32 q1, [r0]
806 ; CHECK-BE-NEXT: vrev64.32 q0, q1
807 ; CHECK-BE-NEXT: bx lr
824 ; CHECK-BE-LABEL: sext8_masked_v4i32_align1_undef:
825 ; CHECK-BE: @ %bb.0: @ %entry
826 ; CHECK-BE-NEXT: vrev64.32 q1, q0
827 ; CHECK-BE-NEXT: vmovlb.s8 q0, q1
828 ; CHECK-BE-NEXT: vmovlb.s16 q0, q0
829 ; CHECK-BE-NEXT: vpt.s32 gt, q0, zr
830 ; CHECK-BE-NEXT: vldrbt.s32 q1, [r0]
831 ; CHECK-BE-NEXT: vrev64.32 q0, q1
832 ; CHECK-BE-NEXT: bx lr
850 ; CHECK-BE-LABEL: sext8_masked_v4i32_align1_other:
851 ; CHECK-BE: @ %bb.0: @ %entry
852 ; CHECK-BE-NEXT: vrev64.32 q1, q0
853 ; CHECK-BE-NEXT: vmovlb.s8 q0, q1
854 ; CHECK-BE-NEXT: vmovlb.s16 q0, q0
855 ; CHECK-BE-NEXT: vpt.s32 gt, q0, zr
856 ; CHECK-BE-NEXT: vldrbt.s32 q1, [r0]
857 ; CHECK-BE-NEXT: vpsel q1, q1, q0
858 ; CHECK-BE-NEXT: vrev64.32 q0, q1
859 ; CHECK-BE-NEXT: bx lr
876 ; CHECK-BE-LABEL: zext8_masked_v4i32_align1_zero:
877 ; CHECK-BE: @ %bb.0: @ %entry
878 ; CHECK-BE-NEXT: vrev64.32 q1, q0
879 ; CHECK-BE-NEXT: vmovlb.s8 q0, q1
880 ; CHECK-BE-NEXT: vmovlb.s16 q0, q0
881 ; CHECK-BE-NEXT: vpt.s32 gt, q0, zr
882 ; CHECK-BE-NEXT: vldrbt.u32 q1, [r0]
883 ; CHECK-BE-NEXT: vrev64.32 q0, q1
884 ; CHECK-BE-NEXT: bx lr
901 ; CHECK-BE-LABEL: zext8_masked_v4i32_align1_undef:
902 ; CHECK-BE: @ %bb.0: @ %entry
903 ; CHECK-BE-NEXT: vrev64.32 q1, q0
904 ; CHECK-BE-NEXT: vmovlb.s8 q0, q1
905 ; CHECK-BE-NEXT: vmovlb.s16 q0, q0
906 ; CHECK-BE-NEXT: vpt.s32 gt, q0, zr
907 ; CHECK-BE-NEXT: vldrbt.u32 q1, [r0]
908 ; CHECK-BE-NEXT: vrev64.32 q0, q1
909 ; CHECK-BE-NEXT: bx lr
929 ; CHECK-BE-LABEL: zext8_masked_v4i32_align1_other:
930 ; CHECK-BE: @ %bb.0: @ %entry
931 ; CHECK-BE-NEXT: vmov.i32 q1, #0xff
932 ; CHECK-BE-NEXT: vrev64.32 q2, q0
933 ; CHECK-BE-NEXT: vand q0, q2, q1
934 ; CHECK-BE-NEXT: vmovlb.s8 q1, q2
935 ; CHECK-BE-NEXT: vmovlb.s16 q1, q1
936 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
937 ; CHECK-BE-NEXT: vldrbt.u32 q1, [r0]
938 ; CHECK-BE-NEXT: vpsel q1, q1, q0
939 ; CHECK-BE-NEXT: vrev64.32 q0, q1
940 ; CHECK-BE-NEXT: bx lr
956 ; CHECK-BE-LABEL: zext8_masked_v8i16_align1_zero:
957 ; CHECK-BE: @ %bb.0: @ %entry
958 ; CHECK-BE-NEXT: vrev64.16 q1, q0
959 ; CHECK-BE-NEXT: vmovlb.s8 q0, q1
960 ; CHECK-BE-NEXT: vpt.s16 gt, q0, zr
961 ; CHECK-BE-NEXT: vldrbt.u16 q1, [r0]
962 ; CHECK-BE-NEXT: vrev64.16 q0, q1
963 ; CHECK-BE-NEXT: bx lr
979 ; CHECK-BE-LABEL: zext8_masked_v8i16_align1_undef:
980 ; CHECK-BE: @ %bb.0: @ %entry
981 ; CHECK-BE-NEXT: vrev64.16 q1, q0
982 ; CHECK-BE-NEXT: vmovlb.s8 q0, q1
983 ; CHECK-BE-NEXT: vpt.s16 gt, q0, zr
984 ; CHECK-BE-NEXT: vldrbt.u16 q1, [r0]
985 ; CHECK-BE-NEXT: vrev64.16 q0, q1
986 ; CHECK-BE-NEXT: bx lr
1004 ; CHECK-BE-LABEL: zext8_masked_v8i16_align1_other:
1005 ; CHECK-BE: @ %bb.0: @ %entry
1006 ; CHECK-BE-NEXT: vrev64.16 q1, q0
1007 ; CHECK-BE-NEXT: vmovlb.u8 q0, q1
1008 ; CHECK-BE-NEXT: vmovlb.s8 q1, q1
1009 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
1010 ; CHECK-BE-NEXT: vldrbt.u16 q1, [r0]
1011 ; CHECK-BE-NEXT: vpsel q1, q1, q0
1012 ; CHECK-BE-NEXT: vrev64.16 q0, q1
1013 ; CHECK-BE-NEXT: bx lr
1031 ; CHECK-BE-LABEL: masked_v8i16_preinc:
1032 ; CHECK-BE: @ %bb.0: @ %entry
1033 ; CHECK-BE-NEXT: vldr d1, [sp]
1034 ; CHECK-BE-NEXT: vmov d0, r3, r2
1035 ; CHECK-BE-NEXT: vrev64.16 q1, q0
1036 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
1037 ; CHECK-BE-NEXT: vldrht.u16 q0, [r0, #4]!
1038 ; CHECK-BE-NEXT: vstrh.16 q0, [r1]
1039 ; CHECK-BE-NEXT: bx lr
1056 ; CHECK-BE-LABEL: masked_v8i16_postinc:
1057 ; CHECK-BE: @ %bb.0: @ %entry
1058 ; CHECK-BE-NEXT: vrev64.16 q1, q0
1059 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
1060 ; CHECK-BE-NEXT: vldrht.u16 q0, [r0], #4
1061 ; CHECK-BE-NEXT: vstrh.16 q0, [r1]
1062 ; CHECK-BE-NEXT: bx lr
1079 ; CHECK-BE-LABEL: masked_v16i8_align4_zero:
1080 ; CHECK-BE: @ %bb.0: @ %entry
1081 ; CHECK-BE-NEXT: vrev64.8 q1, q0
1082 ; CHECK-BE-NEXT: vpt.s8 gt, q1, zr
1083 ; CHECK-BE-NEXT: vldrbt.u8 q1, [r0]
1084 ; CHECK-BE-NEXT: vrev64.8 q0, q1
1085 ; CHECK-BE-NEXT: bx lr
1099 ; CHECK-BE-LABEL: masked_v16i8_align4_undef:
1100 ; CHECK-BE: @ %bb.0: @ %entry
1101 ; CHECK-BE-NEXT: vrev64.8 q1, q0
1102 ; CHECK-BE-NEXT: vpt.s8 gt, q1, zr
1103 ; CHECK-BE-NEXT: vldrbt.u8 q1, [r0]
1104 ; CHECK-BE-NEXT: vrev64.8 q0, q1
1105 ; CHECK-BE-NEXT: bx lr
1120 ; CHECK-BE-LABEL: masked_v16i8_align4_other:
1121 ; CHECK-BE: @ %bb.0: @ %entry
1122 ; CHECK-BE-NEXT: vrev64.8 q1, q0
1123 ; CHECK-BE-NEXT: vpt.s8 gt, q1, zr
1124 ; CHECK-BE-NEXT: vldrbt.u8 q0, [r0]
1125 ; CHECK-BE-NEXT: vpsel q1, q0, q1
1126 ; CHECK-BE-NEXT: vrev64.8 q0, q1
1127 ; CHECK-BE-NEXT: bx lr
1142 ; CHECK-BE-LABEL: masked_v16i8_preinc:
1143 ; CHECK-BE: @ %bb.0: @ %entry
1144 ; CHECK-BE-NEXT: vrev64.8 q1, q0
1145 ; CHECK-BE-NEXT: vpt.s8 gt, q1, zr
1146 ; CHECK-BE-NEXT: vldrbt.u8 q0, [r0, #4]!
1147 ; CHECK-BE-NEXT: vstrb.8 q0, [r1]
1148 ; CHECK-BE-NEXT: bx lr
1165 ; CHECK-BE-LABEL: masked_v16i8_postinc:
1166 ; CHECK-BE: @ %bb.0: @ %entry
1167 ; CHECK-BE-NEXT: vrev64.8 q1, q0
1168 ; CHECK-BE-NEXT: vpt.s8 gt, q1, zr
1169 ; CHECK-BE-NEXT: vldrbt.u8 q0, [r0], #4
1170 ; CHECK-BE-NEXT: vstrb.8 q0, [r1]
1171 ; CHECK-BE-NEXT: bx lr
1188 ; CHECK-BE-LABEL: masked_v4f32_align4_zero:
1189 ; CHECK-BE: @ %bb.0: @ %entry
1190 ; CHECK-BE-NEXT: vrev64.32 q1, q0
1191 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
1192 ; CHECK-BE-NEXT: vldrwt.u32 q1, [r0]
1193 ; CHECK-BE-NEXT: vrev64.32 q0, q1
1194 ; CHECK-BE-NEXT: bx lr
1208 ; CHECK-BE-LABEL: masked_v4f32_align4_undef:
1209 ; CHECK-BE: @ %bb.0: @ %entry
1210 ; CHECK-BE-NEXT: vrev64.32 q1, q0
1211 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
1212 ; CHECK-BE-NEXT: vldrwt.u32 q1, [r0]
1213 ; CHECK-BE-NEXT: vrev64.32 q0, q1
1214 ; CHECK-BE-NEXT: bx lr
1261 ; CHECK-BE-LABEL: masked_v4f32_align1_undef:
1262 ; CHECK-BE: @ %bb.0: @ %entry
1263 ; CHECK-BE-NEXT: .pad #4
1264 ; CHECK-BE-NEXT: sub sp, #4
1265 ; CHECK-BE-NEXT: vrev64.32 q1, q0
1266 ; CHECK-BE-NEXT: vcmp.s32 gt, q1, zr
1267 ; CHECK-BE-NEXT: @ implicit-def: $q1
1268 ; CHECK-BE-NEXT: vmrs r2, p0
1269 ; CHECK-BE-NEXT: ubfx r1, r2, #12, #1
1270 ; CHECK-BE-NEXT: rsbs r3, r1, #0
1271 ; CHECK-BE-NEXT: movs r1, #0
1272 ; CHECK-BE-NEXT: bfi r1, r3, #0, #1
1273 ; CHECK-BE-NEXT: ubfx r3, r2, #8, #1
1274 ; CHECK-BE-NEXT: rsbs r3, r3, #0
1275 ; CHECK-BE-NEXT: bfi r1, r3, #1, #1
1276 ; CHECK-BE-NEXT: ubfx r3, r2, #4, #1
1277 ; CHECK-BE-NEXT: and r2, r2, #1
1278 ; CHECK-BE-NEXT: rsbs r3, r3, #0
1279 ; CHECK-BE-NEXT: bfi r1, r3, #2, #1
1280 ; CHECK-BE-NEXT: rsbs r2, r2, #0
1281 ; CHECK-BE-NEXT: bfi r1, r2, #3, #1
1282 ; CHECK-BE-NEXT: lsls r2, r1, #28
1283 ; CHECK-BE-NEXT: itt mi
1284 ; CHECK-BE-NEXT: ldrmi r2, [r0]
1285 ; CHECK-BE-NEXT: vmovmi s4, r2
1286 ; CHECK-BE-NEXT: lsls r2, r1, #29
1287 ; CHECK-BE-NEXT: itt mi
1288 ; CHECK-BE-NEXT: ldrmi r2, [r0, #4]
1289 ; CHECK-BE-NEXT: vmovmi s5, r2
1290 ; CHECK-BE-NEXT: lsls r2, r1, #30
1291 ; CHECK-BE-NEXT: itt mi
1292 ; CHECK-BE-NEXT: ldrmi r2, [r0, #8]
1293 ; CHECK-BE-NEXT: vmovmi s6, r2
1294 ; CHECK-BE-NEXT: lsls r1, r1, #31
1295 ; CHECK-BE-NEXT: itt ne
1296 ; CHECK-BE-NEXT: ldrne r0, [r0, #12]
1297 ; CHECK-BE-NEXT: vmovne s7, r0
1298 ; CHECK-BE-NEXT: vrev64.32 q0, q1
1299 ; CHECK-BE-NEXT: add sp, #4
1300 ; CHECK-BE-NEXT: bx lr
1315 ; CHECK-BE-LABEL: masked_v4f32_align4_other:
1316 ; CHECK-BE: @ %bb.0: @ %entry
1317 ; CHECK-BE-NEXT: vrev64.32 q2, q1
1318 ; CHECK-BE-NEXT: vrev64.32 q1, q0
1319 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
1320 ; CHECK-BE-NEXT: vldrwt.u32 q0, [r0]
1321 ; CHECK-BE-NEXT: vpsel q1, q0, q2
1322 ; CHECK-BE-NEXT: vrev64.32 q0, q1
1323 ; CHECK-BE-NEXT: bx lr
1338 ; CHECK-BE-LABEL: masked_v4f32_preinc:
1339 ; CHECK-BE: @ %bb.0: @ %entry
1340 ; CHECK-BE-NEXT: vrev64.32 q1, q0
1341 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
1342 ; CHECK-BE-NEXT: vldrwt.u32 q0, [r0, #4]!
1343 ; CHECK-BE-NEXT: vstrw.32 q0, [r1]
1344 ; CHECK-BE-NEXT: bx lr
1361 ; CHECK-BE-LABEL: masked_v4f32_postinc:
1362 ; CHECK-BE: @ %bb.0: @ %entry
1363 ; CHECK-BE-NEXT: vrev64.32 q1, q0
1364 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
1365 ; CHECK-BE-NEXT: vldrwt.u32 q0, [r0], #4
1366 ; CHECK-BE-NEXT: vstrw.32 q0, [r1]
1367 ; CHECK-BE-NEXT: bx lr
1384 ; CHECK-BE-LABEL: masked_v8f16_align4_zero:
1385 ; CHECK-BE: @ %bb.0: @ %entry
1386 ; CHECK-BE-NEXT: vrev64.16 q1, q0
1387 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
1388 ; CHECK-BE-NEXT: vldrht.u16 q1, [r0]
1389 ; CHECK-BE-NEXT: vrev64.16 q0, q1
1390 ; CHECK-BE-NEXT: bx lr
1404 ; CHECK-BE-LABEL: masked_v8f16_align4_undef:
1405 ; CHECK-BE: @ %bb.0: @ %entry
1406 ; CHECK-BE-NEXT: vrev64.16 q1, q0
1407 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
1408 ; CHECK-BE-NEXT: vldrht.u16 q1, [r0]
1409 ; CHECK-BE-NEXT: vrev64.16 q0, q1
1410 ; CHECK-BE-NEXT: bx lr
1536 ; CHECK-BE-LABEL: masked_v8f16_align1_undef:
1537 ; CHECK-BE: @ %bb.0: @ %entry
1538 ; CHECK-BE-NEXT: .pad #36
1539 ; CHECK-BE-NEXT: sub sp, #36
1540 ; CHECK-BE-NEXT: vrev64.16 q1, q0
1541 ; CHECK-BE-NEXT: vcmp.s16 gt, q1, zr
1542 ; CHECK-BE-NEXT: @ implicit-def: $q1
1543 ; CHECK-BE-NEXT: vmrs r1, p0
1544 ; CHECK-BE-NEXT: ubfx r2, r1, #14, #1
1545 ; CHECK-BE-NEXT: rsbs r3, r2, #0
1546 ; CHECK-BE-NEXT: movs r2, #0
1547 ; CHECK-BE-NEXT: bfi r2, r3, #0, #1
1548 ; CHECK-BE-NEXT: ubfx r3, r1, #12, #1
1549 ; CHECK-BE-NEXT: rsbs r3, r3, #0
1550 ; CHECK-BE-NEXT: bfi r2, r3, #1, #1
1551 ; CHECK-BE-NEXT: ubfx r3, r1, #10, #1
1552 ; CHECK-BE-NEXT: rsbs r3, r3, #0
1553 ; CHECK-BE-NEXT: bfi r2, r3, #2, #1
1554 ; CHECK-BE-NEXT: ubfx r3, r1, #8, #1
1555 ; CHECK-BE-NEXT: rsbs r3, r3, #0
1556 ; CHECK-BE-NEXT: bfi r2, r3, #3, #1
1557 ; CHECK-BE-NEXT: ubfx r3, r1, #6, #1
1558 ; CHECK-BE-NEXT: rsbs r3, r3, #0
1559 ; CHECK-BE-NEXT: bfi r2, r3, #4, #1
1560 ; CHECK-BE-NEXT: ubfx r3, r1, #4, #1
1561 ; CHECK-BE-NEXT: rsbs r3, r3, #0
1562 ; CHECK-BE-NEXT: bfi r2, r3, #5, #1
1563 ; CHECK-BE-NEXT: ubfx r3, r1, #2, #1
1564 ; CHECK-BE-NEXT: and r1, r1, #1
1565 ; CHECK-BE-NEXT: rsbs r3, r3, #0
1566 ; CHECK-BE-NEXT: bfi r2, r3, #6, #1
1567 ; CHECK-BE-NEXT: rsbs r1, r1, #0
1568 ; CHECK-BE-NEXT: bfi r2, r1, #7, #1
1569 ; CHECK-BE-NEXT: uxtb r1, r2
1570 ; CHECK-BE-NEXT: lsls r2, r2, #24
1571 ; CHECK-BE-NEXT: bmi .LBB45_10
1572 ; CHECK-BE-NEXT: @ %bb.1: @ %else
1573 ; CHECK-BE-NEXT: lsls r2, r1, #25
1574 ; CHECK-BE-NEXT: bmi .LBB45_11
1575 ; CHECK-BE-NEXT: .LBB45_2: @ %else2
1576 ; CHECK-BE-NEXT: lsls r2, r1, #26
1577 ; CHECK-BE-NEXT: bmi .LBB45_12
1578 ; CHECK-BE-NEXT: .LBB45_3: @ %else5
1579 ; CHECK-BE-NEXT: lsls r2, r1, #27
1580 ; CHECK-BE-NEXT: bmi .LBB45_13
1581 ; CHECK-BE-NEXT: .LBB45_4: @ %else8
1582 ; CHECK-BE-NEXT: lsls r2, r1, #28
1583 ; CHECK-BE-NEXT: bmi .LBB45_14
1584 ; CHECK-BE-NEXT: .LBB45_5: @ %else11
1585 ; CHECK-BE-NEXT: lsls r2, r1, #29
1586 ; CHECK-BE-NEXT: bmi .LBB45_15
1587 ; CHECK-BE-NEXT: .LBB45_6: @ %else14
1588 ; CHECK-BE-NEXT: lsls r2, r1, #30
1589 ; CHECK-BE-NEXT: bmi .LBB45_16
1590 ; CHECK-BE-NEXT: .LBB45_7: @ %else17
1591 ; CHECK-BE-NEXT: lsls r1, r1, #31
1592 ; CHECK-BE-NEXT: beq .LBB45_9
1593 ; CHECK-BE-NEXT: .LBB45_8: @ %cond.load19
1594 ; CHECK-BE-NEXT: ldrh r0, [r0, #14]
1595 ; CHECK-BE-NEXT: strh.w r0, [sp]
1596 ; CHECK-BE-NEXT: vldr.16 s0, [sp]
1597 ; CHECK-BE-NEXT: vins.f16 s7, s0
1598 ; CHECK-BE-NEXT: .LBB45_9: @ %else20
1599 ; CHECK-BE-NEXT: vrev64.16 q0, q1
1600 ; CHECK-BE-NEXT: add sp, #36
1601 ; CHECK-BE-NEXT: bx lr
1602 ; CHECK-BE-NEXT: .LBB45_10: @ %cond.load
1603 ; CHECK-BE-NEXT: ldrh r2, [r0]
1604 ; CHECK-BE-NEXT: strh.w r2, [sp, #28]
1605 ; CHECK-BE-NEXT: vldr.16 s4, [sp, #28]
1606 ; CHECK-BE-NEXT: lsls r2, r1, #25
1607 ; CHECK-BE-NEXT: bpl .LBB45_2
1608 ; CHECK-BE-NEXT: .LBB45_11: @ %cond.load1
1609 ; CHECK-BE-NEXT: ldrh r2, [r0, #2]
1610 ; CHECK-BE-NEXT: strh.w r2, [sp, #24]
1611 ; CHECK-BE-NEXT: vldr.16 s0, [sp, #24]
1612 ; CHECK-BE-NEXT: vins.f16 s4, s0
1613 ; CHECK-BE-NEXT: lsls r2, r1, #26
1614 ; CHECK-BE-NEXT: bpl .LBB45_3
1615 ; CHECK-BE-NEXT: .LBB45_12: @ %cond.load4
1616 ; CHECK-BE-NEXT: ldrh r2, [r0, #4]
1617 ; CHECK-BE-NEXT: strh.w r2, [sp, #20]
1618 ; CHECK-BE-NEXT: vldr.16 s0, [sp, #20]
1619 ; CHECK-BE-NEXT: vmov r2, s0
1620 ; CHECK-BE-NEXT: vmov.16 q1[2], r2
1621 ; CHECK-BE-NEXT: lsls r2, r1, #27
1622 ; CHECK-BE-NEXT: bpl .LBB45_4
1623 ; CHECK-BE-NEXT: .LBB45_13: @ %cond.load7
1624 ; CHECK-BE-NEXT: ldrh r2, [r0, #6]
1625 ; CHECK-BE-NEXT: strh.w r2, [sp, #16]
1626 ; CHECK-BE-NEXT: vldr.16 s0, [sp, #16]
1627 ; CHECK-BE-NEXT: vins.f16 s5, s0
1628 ; CHECK-BE-NEXT: lsls r2, r1, #28
1629 ; CHECK-BE-NEXT: bpl .LBB45_5
1630 ; CHECK-BE-NEXT: .LBB45_14: @ %cond.load10
1631 ; CHECK-BE-NEXT: ldrh r2, [r0, #8]
1632 ; CHECK-BE-NEXT: strh.w r2, [sp, #12]
1633 ; CHECK-BE-NEXT: vldr.16 s0, [sp, #12]
1634 ; CHECK-BE-NEXT: vmov r2, s0
1635 ; CHECK-BE-NEXT: vmov.16 q1[4], r2
1636 ; CHECK-BE-NEXT: lsls r2, r1, #29
1637 ; CHECK-BE-NEXT: bpl .LBB45_6
1638 ; CHECK-BE-NEXT: .LBB45_15: @ %cond.load13
1639 ; CHECK-BE-NEXT: ldrh r2, [r0, #10]
1640 ; CHECK-BE-NEXT: strh.w r2, [sp, #8]
1641 ; CHECK-BE-NEXT: vldr.16 s0, [sp, #8]
1642 ; CHECK-BE-NEXT: vins.f16 s6, s0
1643 ; CHECK-BE-NEXT: lsls r2, r1, #30
1644 ; CHECK-BE-NEXT: bpl .LBB45_7
1645 ; CHECK-BE-NEXT: .LBB45_16: @ %cond.load16
1646 ; CHECK-BE-NEXT: ldrh r2, [r0, #12]
1647 ; CHECK-BE-NEXT: strh.w r2, [sp, #4]
1648 ; CHECK-BE-NEXT: vldr.16 s0, [sp, #4]
1649 ; CHECK-BE-NEXT: vmov r2, s0
1650 ; CHECK-BE-NEXT: vmov.16 q1[6], r2
1651 ; CHECK-BE-NEXT: lsls r1, r1, #31
1652 ; CHECK-BE-NEXT: bne .LBB45_8
1653 ; CHECK-BE-NEXT: b .LBB45_9
1668 ; CHECK-BE-LABEL: masked_v8f16_align4_other:
1669 ; CHECK-BE: @ %bb.0: @ %entry
1670 ; CHECK-BE-NEXT: vrev64.16 q2, q1
1671 ; CHECK-BE-NEXT: vrev64.16 q1, q0
1672 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
1673 ; CHECK-BE-NEXT: vldrht.u16 q0, [r0]
1674 ; CHECK-BE-NEXT: vpsel q1, q0, q2
1675 ; CHECK-BE-NEXT: vrev64.16 q0, q1
1676 ; CHECK-BE-NEXT: bx lr
1691 ; CHECK-BE-LABEL: masked_v8f16_preinc:
1692 ; CHECK-BE: @ %bb.0: @ %entry
1693 ; CHECK-BE-NEXT: vrev64.16 q1, q0
1694 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
1695 ; CHECK-BE-NEXT: vldrht.u16 q0, [r0, #4]!
1696 ; CHECK-BE-NEXT: vstrh.16 q0, [r1]
1697 ; CHECK-BE-NEXT: bx lr
1714 ; CHECK-BE-LABEL: masked_v8f16_postinc:
1715 ; CHECK-BE: @ %bb.0: @ %entry
1716 ; CHECK-BE-NEXT: vrev64.16 q1, q0
1717 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
1718 ; CHECK-BE-NEXT: vldrht.u16 q0, [r0], #4
1719 ; CHECK-BE-NEXT: vstrh.16 q0, [r1]
1720 ; CHECK-BE-NEXT: bx lr
1768 ; CHECK-BE-LABEL: masked_v2i64_align4_zero:
1769 ; CHECK-BE: @ %bb.0: @ %entry
1770 ; CHECK-BE-NEXT: .save {r7, lr}
1771 ; CHECK-BE-NEXT: push {r7, lr}
1772 ; CHECK-BE-NEXT: .pad #4
1773 ; CHECK-BE-NEXT: sub sp, #4
1774 ; CHECK-BE-NEXT: vrev64.32 q1, q0
1775 ; CHECK-BE-NEXT: movs r1, #0
1776 ; CHECK-BE-NEXT: vmov r2, r3, d3
1777 ; CHECK-BE-NEXT: vmov r12, lr, d2
1778 ; CHECK-BE-NEXT: rsbs r3, r3, #0
1779 ; CHECK-BE-NEXT: sbcs.w r2, r1, r2
1780 ; CHECK-BE-NEXT: csetm r2, lt
1781 ; CHECK-BE-NEXT: rsbs.w r3, lr, #0
1782 ; CHECK-BE-NEXT: sbcs.w r3, r1, r12
1783 ; CHECK-BE-NEXT: bfi r1, r2, #0, #1
1784 ; CHECK-BE-NEXT: csetm r2, lt
1785 ; CHECK-BE-NEXT: bfi r1, r2, #1, #1
1786 ; CHECK-BE-NEXT: lsls r2, r1, #30
1787 ; CHECK-BE-NEXT: bpl .LBB49_2
1788 ; CHECK-BE-NEXT: @ %bb.1: @ %cond.load
1789 ; CHECK-BE-NEXT: vldr d1, .LCPI49_0
1790 ; CHECK-BE-NEXT: vldr d0, [r0]
1791 ; CHECK-BE-NEXT: b .LBB49_3
1792 ; CHECK-BE-NEXT: .LBB49_2:
1793 ; CHECK-BE-NEXT: vmov.i32 q0, #0x0
1794 ; CHECK-BE-NEXT: .LBB49_3: @ %else
1795 ; CHECK-BE-NEXT: lsls r1, r1, #31
1796 ; CHECK-BE-NEXT: it ne
1797 ; CHECK-BE-NEXT: vldrne d1, [r0, #8]
1798 ; CHECK-BE-NEXT: add sp, #4
1799 ; CHECK-BE-NEXT: pop {r7, pc}
1800 ; CHECK-BE-NEXT: .p2align 3
1801 ; CHECK-BE-NEXT: @ %bb.4:
1802 ; CHECK-BE-NEXT: .LCPI49_0:
1803 ; CHECK-BE-NEXT: .long 0 @ double 0
1804 ; CHECK-BE-NEXT: .long 0
1849 ; CHECK-BE-LABEL: masked_v2f64_align4_zero:
1850 ; CHECK-BE: @ %bb.0: @ %entry
1851 ; CHECK-BE-NEXT: .save {r7, lr}
1852 ; CHECK-BE-NEXT: push {r7, lr}
1853 ; CHECK-BE-NEXT: .pad #4
1854 ; CHECK-BE-NEXT: sub sp, #4
1855 ; CHECK-BE-NEXT: vrev64.32 q0, q1
1856 ; CHECK-BE-NEXT: movs r1, #0
1857 ; CHECK-BE-NEXT: vmov r2, r3, d1
1858 ; CHECK-BE-NEXT: vmov r12, lr, d0
1859 ; CHECK-BE-NEXT: rsbs r3, r3, #0
1860 ; CHECK-BE-NEXT: sbcs.w r2, r1, r2
1861 ; CHECK-BE-NEXT: csetm r2, lt
1862 ; CHECK-BE-NEXT: rsbs.w r3, lr, #0
1863 ; CHECK-BE-NEXT: sbcs.w r3, r1, r12
1864 ; CHECK-BE-NEXT: bfi r1, r2, #0, #1
1865 ; CHECK-BE-NEXT: csetm r2, lt
1866 ; CHECK-BE-NEXT: bfi r1, r2, #1, #1
1867 ; CHECK-BE-NEXT: lsls r2, r1, #30
1868 ; CHECK-BE-NEXT: bpl .LBB50_2
1869 ; CHECK-BE-NEXT: @ %bb.1: @ %cond.load
1870 ; CHECK-BE-NEXT: vldr d1, .LCPI50_0
1871 ; CHECK-BE-NEXT: vldr d0, [r0]
1872 ; CHECK-BE-NEXT: b .LBB50_3
1873 ; CHECK-BE-NEXT: .LBB50_2:
1874 ; CHECK-BE-NEXT: vmov.i32 q0, #0x0
1875 ; CHECK-BE-NEXT: .LBB50_3: @ %else
1876 ; CHECK-BE-NEXT: lsls r1, r1, #31
1877 ; CHECK-BE-NEXT: it ne
1878 ; CHECK-BE-NEXT: vldrne d1, [r0, #8]
1879 ; CHECK-BE-NEXT: add sp, #4
1880 ; CHECK-BE-NEXT: pop {r7, pc}
1881 ; CHECK-BE-NEXT: .p2align 3
1882 ; CHECK-BE-NEXT: @ %bb.4:
1883 ; CHECK-BE-NEXT: .LCPI50_0:
1884 ; CHECK-BE-NEXT: .long 0 @ double 0
1885 ; CHECK-BE-NEXT: .long 0
1899 ; CHECK-BE-LABEL: anyext_v4i16:
1900 ; CHECK-BE: @ %bb.0: @ %entry
1901 ; CHECK-BE-NEXT: vrev64.32 q1, q0
1902 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
1903 ; CHECK-BE-NEXT: vldrht.u32 q1, [r0]
1904 ; CHECK-BE-NEXT: vrev64.32 q0, q1
1905 ; CHECK-BE-NEXT: bx lr
1958 ; CHECK-BE-LABEL: anyext_v4i16_align1:
1959 ; CHECK-BE: @ %bb.0: @ %entry
1960 ; CHECK-BE-NEXT: .pad #4
1961 ; CHECK-BE-NEXT: sub sp, #4
1962 ; CHECK-BE-NEXT: vrev64.32 q1, q0
1963 ; CHECK-BE-NEXT: mov.w r12, #0
1964 ; CHECK-BE-NEXT: vcmp.s32 gt, q1, zr
1965 ; CHECK-BE-NEXT: vmrs r3, p0
1966 ; CHECK-BE-NEXT: ubfx r1, r3, #12, #1
1967 ; CHECK-BE-NEXT: rsbs r2, r1, #0
1968 ; CHECK-BE-NEXT: movs r1, #0
1969 ; CHECK-BE-NEXT: bfi r1, r2, #0, #1
1970 ; CHECK-BE-NEXT: ubfx r2, r3, #8, #1
1971 ; CHECK-BE-NEXT: rsbs r2, r2, #0
1972 ; CHECK-BE-NEXT: bfi r1, r2, #1, #1
1973 ; CHECK-BE-NEXT: ubfx r2, r3, #4, #1
1974 ; CHECK-BE-NEXT: rsbs r2, r2, #0
1975 ; CHECK-BE-NEXT: bfi r1, r2, #2, #1
1976 ; CHECK-BE-NEXT: and r2, r3, #1
1977 ; CHECK-BE-NEXT: rsbs r2, r2, #0
1978 ; CHECK-BE-NEXT: bfi r1, r2, #3, #1
1979 ; CHECK-BE-NEXT: lsls r2, r1, #28
1980 ; CHECK-BE-NEXT: bpl .LBB52_2
1981 ; CHECK-BE-NEXT: @ %bb.1: @ %cond.load
1982 ; CHECK-BE-NEXT: ldrh r2, [r0]
1983 ; CHECK-BE-NEXT: vdup.32 q1, r12
1984 ; CHECK-BE-NEXT: vmov.32 q1[0], r2
1985 ; CHECK-BE-NEXT: b .LBB52_3
1986 ; CHECK-BE-NEXT: .LBB52_2:
1987 ; CHECK-BE-NEXT: vmov.i32 q1, #0x0
1988 ; CHECK-BE-NEXT: .LBB52_3: @ %else
1989 ; CHECK-BE-NEXT: lsls r2, r1, #29
1990 ; CHECK-BE-NEXT: itt mi
1991 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #2]
1992 ; CHECK-BE-NEXT: vmovmi.32 q1[1], r2
1993 ; CHECK-BE-NEXT: lsls r2, r1, #30
1994 ; CHECK-BE-NEXT: itt mi
1995 ; CHECK-BE-NEXT: ldrhmi r2, [r0, #4]
1996 ; CHECK-BE-NEXT: vmovmi.32 q1[2], r2
1997 ; CHECK-BE-NEXT: lsls r1, r1, #31
1998 ; CHECK-BE-NEXT: itt ne
1999 ; CHECK-BE-NEXT: ldrhne r0, [r0, #6]
2000 ; CHECK-BE-NEXT: vmovne.32 q1[3], r0
2001 ; CHECK-BE-NEXT: vrev64.32 q0, q1
2002 ; CHECK-BE-NEXT: add sp, #4
2003 ; CHECK-BE-NEXT: bx lr
2017 ; CHECK-BE-LABEL: anyext_v4i8:
2018 ; CHECK-BE: @ %bb.0: @ %entry
2019 ; CHECK-BE-NEXT: vrev64.32 q1, q0
2020 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
2021 ; CHECK-BE-NEXT: vldrbt.u32 q1, [r0]
2022 ; CHECK-BE-NEXT: vrev64.32 q0, q1
2023 ; CHECK-BE-NEXT: bx lr
2037 ; CHECK-BE-LABEL: anyext_v8i8:
2038 ; CHECK-BE: @ %bb.0: @ %entry
2039 ; CHECK-BE-NEXT: vrev64.16 q1, q0
2040 ; CHECK-BE-NEXT: vpt.s16 gt, q1, zr
2041 ; CHECK-BE-NEXT: vldrbt.u16 q1, [r0]
2042 ; CHECK-BE-NEXT: vrev64.16 q0, q1
2043 ; CHECK-BE-NEXT: bx lr
2066 ; CHECK-BE-LABEL: multi_user_zext:
2067 ; CHECK-BE: @ %bb.0: @ %entry
2068 ; CHECK-BE-NEXT: .save {r7, lr}
2069 ; CHECK-BE-NEXT: push {r7, lr}
2070 ; CHECK-BE-NEXT: .vsave {d8, d9}
2071 ; CHECK-BE-NEXT: vpush {d8, d9}
2072 ; CHECK-BE-NEXT: vrev64.32 q1, q0
2073 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
2074 ; CHECK-BE-NEXT: vldrht.u32 q0, [r0]
2075 ; CHECK-BE-NEXT: vrev64.32 q4, q0
2076 ; CHECK-BE-NEXT: vmov r1, r0, d8
2077 ; CHECK-BE-NEXT: vmov r3, r2, d9
2078 ; CHECK-BE-NEXT: bl foo
2079 ; CHECK-BE-NEXT: vmov q0, q4
2080 ; CHECK-BE-NEXT: vpop {d8, d9}
2081 ; CHECK-BE-NEXT: pop {r7, pc}
2106 ; CHECK-BE-LABEL: multi_user_sext:
2107 ; CHECK-BE: @ %bb.0: @ %entry
2108 ; CHECK-BE-NEXT: .save {r7, lr}
2109 ; CHECK-BE-NEXT: push {r7, lr}
2110 ; CHECK-BE-NEXT: .vsave {d8, d9}
2111 ; CHECK-BE-NEXT: vpush {d8, d9}
2112 ; CHECK-BE-NEXT: vrev64.32 q1, q0
2113 ; CHECK-BE-NEXT: vpt.s32 gt, q1, zr
2114 ; CHECK-BE-NEXT: vldrht.u32 q4, [r0]
2115 ; CHECK-BE-NEXT: vrev64.32 q0, q4
2116 ; CHECK-BE-NEXT: vmov r1, r0, d0
2117 ; CHECK-BE-NEXT: vmov r3, r2, d1
2118 ; CHECK-BE-NEXT: bl foo
2119 ; CHECK-BE-NEXT: vmovlb.s16 q1, q4
2120 ; CHECK-BE-NEXT: vrev64.32 q0, q1
2121 ; CHECK-BE-NEXT: vpop {d8, d9}
2122 ; CHECK-BE-NEXT: pop {r7, pc}