Lines Matching defs:isPPC64

93                       STI.isPPC64() ? PPC::BLR8 : PPC::BLR),
612 if (!(Subtarget.isPPC64() && Subtarget.hasP9Vector() &&
670 assert((Subtarget.isPPC64() && Subtarget.hasP9Vector() &&
1263 bool isPPC64 = Subtarget.isPPC64();
1329 Cond.push_back(MachineOperand::CreateReg(isPPC64 ? PPC::CTR8 : PPC::CTR,
1340 Cond.push_back(MachineOperand::CreateReg(isPPC64 ? PPC::CTR8 : PPC::CTR,
1397 Cond.push_back(MachineOperand::CreateReg(isPPC64 ? PPC::CTR8 : PPC::CTR,
1411 Cond.push_back(MachineOperand::CreateReg(isPPC64 ? PPC::CTR8 : PPC::CTR,
1477 bool isPPC64 = Subtarget.isPPC64();
1485 (isPPC64 ? PPC::BDNZ8 : PPC::BDNZ) :
1486 (isPPC64 ? PPC::BDZ8 : PPC::BDZ))).addMBB(TBB);
1502 (isPPC64 ? PPC::BDNZ8 : PPC::BDNZ) :
1503 (isPPC64 ? PPC::BDZ8 : PPC::BDZ))).addMBB(TBB);
2098 bool isPPC64 = Subtarget.isPPC64();
2099 ZeroReg = isPPC64 ? PPC::ZERO8 : PPC::ZERO;
2180 bool isPPC64 = Subtarget.isPPC64();
2181 MI.setDesc(get(Pred[0].getImm() ? (isPPC64 ? PPC::BDNZLR8 : PPC::BDNZLR)
2182 : (isPPC64 ? PPC::BDZLR8 : PPC::BDZLR)));
2203 bool isPPC64 = Subtarget.isPPC64();
2204 MI.setDesc(get(Pred[0].getImm() ? (isPPC64 ? PPC::BDNZ8 : PPC::BDNZ)
2205 : (isPPC64 ? PPC::BDZ8 : PPC::BDZ)));
2246 bool isPPC64 = Subtarget.isPPC64();
2249 MI.setDesc(get(isPPC64 ? (setLR ? PPC::BCCTRL8 : PPC::BCCTR8)
2253 MI.setDesc(get(isPPC64 ? (setLR ? PPC::BCCTRL8n : PPC::BCCTR8n)
2257 MI.setDesc(get(isPPC64 ? (setLR ? PPC::BCCCTRL8 : PPC::BCCCTR8)
2267 .addReg(isPPC64 ? PPC::LR8 : PPC::LR, RegState::Implicit)
2268 .addReg(isPPC64 ? PPC::LR8 : PPC::LR, RegState::ImplicitDefine);
2399 bool isPPC64 = Subtarget.isPPC64();
2415 if (isPPC64) {
2786 if (Subtarget.isPPC64() && Opc == PPC::CMPWI)
3116 Offset = Subtarget.isPPC64() ? -0x7010 : -0x7008;
3117 const unsigned Reg = Subtarget.isPPC64() ? PPC::X13 : PPC::R2;
3118 MI.setDesc(get(Subtarget.isPPC64() ? PPC::LD : PPC::LWZ));
3128 const unsigned Reg = Subtarget.isPPC64() ? PPC::X13 : PPC::R2;
3136 bool Is64 = Subtarget.isPPC64();
3240 unsigned CmpOp = Subtarget.isPPC64() ? PPC::CMPD : PPC::CMPW;
3365 bool isPPC64 = Subtarget.isPPC64();
3370 BuildMI(MBB, MBBI, DL, get(isPPC64 ? PPC::LI8 : PPC::LI), Reg).addImm(Imm);
3372 BuildMI(MBB, MBBI, DL, get(isPPC64 ? PPC::LIS8 : PPC::LIS), Reg)
3375 BuildMI(MBB, MBBI, DL, get(isPPC64 ? PPC::ORI8 : PPC::ORI), Reg)
3379 assert(isPPC64 && "Materializing 64-bit immediate to single register is "
5239 Register SPReg = Subtarget.isPPC64() ? PPC::X1 : PPC::R1;
5632 return (Opcode == (Subtarget.isPPC64() ? PPC::BDNZ8 : PPC::BDNZ));
5669 MF->getSubtarget<PPCSubtarget>().isPPC64() ? PPC::CTR8 : PPC::CTR,
5733 unsigned LOOPi = (Subtarget.isPPC64() ? PPC::MTCTR8loop : PPC::MTCTRloop);