Lines Matching defs:isIntRegForSubInst
130 static bool isIntRegForSubInst(Register Reg) {
136 return isIntRegForSubInst(HRI.getSubReg(Reg, Hexagon::isub_lo)) &&
137 isIntRegForSubInst(HRI.getSubReg(Reg, Hexagon::isub_hi));
3449 isIntRegForSubInst(Src1Reg) && isIntRegForSubInst(Src2Reg))
3460 isIntRegForSubInst(SrcReg) && MI.getOperand(2).isImm() &&
3469 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg))
3477 if (isIntRegForSubInst(DstReg))
3486 isIntRegForSubInst(Src1Reg) && (MI.getOperand(2).getImm() == 0))
3945 if (isIntRegForSubInst(DstReg)) {
3952 if (isIntRegForSubInst(SrcReg) &&
3963 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg) &&
3984 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg) &&
3994 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg) &&
4069 isIntRegForSubInst(Src2Reg) &&
4074 if (isIntRegForSubInst(Src1Reg) && isIntRegForSubInst(Src2Reg) &&
4084 if (isIntRegForSubInst(Src1Reg) && isIntRegForSubInst(Src2Reg) &&
4102 if (isIntRegForSubInst(Src1Reg) && isIntRegForSubInst(Src2Reg) &&
4122 if (isIntRegForSubInst(Src1Reg) && MI.getOperand(1).isImm() &&
4131 if (isIntRegForSubInst(Src1Reg) &&
4164 if (isIntRegForSubInst(DstReg)) {
4176 if (isIntRegForSubInst(SrcReg) && MI.getOperand(2).isImm() &&
4188 if (isIntRegForSubInst(DstReg) && (DstReg == Src1Reg) &&
4189 isIntRegForSubInst(Src2Reg))
4199 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg) &&
4210 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg))
4220 if (isIntRegForSubInst(DstReg))
4236 if (isIntRegForSubInst(DstReg) &&
4247 Hexagon::P0 == DstReg && isIntRegForSubInst(SrcReg) &&
4272 if (isDblRegForSubInst(DstReg, HRI) && isIntRegForSubInst(SrcReg) &&
4282 if (isDblRegForSubInst(DstReg, HRI) && isIntRegForSubInst(SrcReg) &&
4298 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg))