Lines Matching defs:Ldr
2873 MCInst Ldr;
2874 Ldr.setOpcode(AArch64::LDRXui);
2875 Ldr.addOperand(MCOperand::createReg(AArch64::X16));
2876 Ldr.addOperand(MCOperand::createReg(AArch64::X0));
2877 Ldr.addOperand(SymTLSDescLo12);
2878 Ldr.addOperand(MCOperand::createImm(0));
2879 EmitToStreamer(*OutStreamer, Ldr);
2923 MCInst Ldr;
2925 Ldr.setOpcode(AArch64::LDRWui);
2926 Ldr.addOperand(MCOperand::createReg(AArch64::W1));
2928 Ldr.setOpcode(AArch64::LDRXui);
2929 Ldr.addOperand(MCOperand::createReg(AArch64::X1));
2931 Ldr.addOperand(MCOperand::createReg(AArch64::X0));
2932 Ldr.addOperand(SymTLSDescLo12);
2933 Ldr.addOperand(MCOperand::createImm(0));
2934 EmitToStreamer(*OutStreamer, Ldr);
3212 MCInst Ldr;
3213 Ldr.setOpcode(AArch64::LDRXui);
3214 Ldr.addOperand(MCOperand::createReg(AArch64::X16));
3215 Ldr.addOperand(MCOperand::createReg(AArch64::X16));
3221 Ldr.addOperand(SymPageOff);
3222 Ldr.addOperand(MCOperand::createImm(0));
3223 EmitToStreamer(Ldr);
3317 MCInst Ldr;
3318 Ldr.setOpcode(AArch64::LDRXui);
3319 Ldr.addOperand(MCOperand::createReg(AArch64::X16));
3320 Ldr.addOperand(MCOperand::createReg(AArch64::X16));
3326 Ldr.addOperand(SymPageOff);
3327 Ldr.addOperand(MCOperand::createImm(0));
3328 EmitToStreamer(Ldr);