Lines Matching refs:vs2

24 vuint8mf8_t test_vclz_v_u8mf8(vuint8mf8_t vs2, size_t vl) {
25 return __riscv_vclz(vs2, vl);
34 vuint8mf4_t test_vclz_v_u8mf4(vuint8mf4_t vs2, size_t vl) {
35 return __riscv_vclz(vs2, vl);
44 vuint8mf2_t test_vclz_v_u8mf2(vuint8mf2_t vs2, size_t vl) {
45 return __riscv_vclz(vs2, vl);
54 vuint8m1_t test_vclz_v_u8m1(vuint8m1_t vs2, size_t vl) {
55 return __riscv_vclz(vs2, vl);
64 vuint8m2_t test_vclz_v_u8m2(vuint8m2_t vs2, size_t vl) {
65 return __riscv_vclz(vs2, vl);
74 vuint8m4_t test_vclz_v_u8m4(vuint8m4_t vs2, size_t vl) {
75 return __riscv_vclz(vs2, vl);
84 vuint8m8_t test_vclz_v_u8m8(vuint8m8_t vs2, size_t vl) {
85 return __riscv_vclz(vs2, vl);
94 vuint16mf4_t test_vclz_v_u16mf4(vuint16mf4_t vs2, size_t vl) {
95 return __riscv_vclz(vs2, vl);
104 vuint16mf2_t test_vclz_v_u16mf2(vuint16mf2_t vs2, size_t vl) {
105 return __riscv_vclz(vs2, vl);
114 vuint16m1_t test_vclz_v_u16m1(vuint16m1_t vs2, size_t vl) {
115 return __riscv_vclz(vs2, vl);
124 vuint16m2_t test_vclz_v_u16m2(vuint16m2_t vs2, size_t vl) {
125 return __riscv_vclz(vs2, vl);
134 vuint16m4_t test_vclz_v_u16m4(vuint16m4_t vs2, size_t vl) {
135 return __riscv_vclz(vs2, vl);
144 vuint16m8_t test_vclz_v_u16m8(vuint16m8_t vs2, size_t vl) {
145 return __riscv_vclz(vs2, vl);
154 vuint32mf2_t test_vclz_v_u32mf2(vuint32mf2_t vs2, size_t vl) {
155 return __riscv_vclz(vs2, vl);
164 vuint32m1_t test_vclz_v_u32m1(vuint32m1_t vs2, size_t vl) {
165 return __riscv_vclz(vs2, vl);
174 vuint32m2_t test_vclz_v_u32m2(vuint32m2_t vs2, size_t vl) {
175 return __riscv_vclz(vs2, vl);
184 vuint32m4_t test_vclz_v_u32m4(vuint32m4_t vs2, size_t vl) {
185 return __riscv_vclz(vs2, vl);
194 vuint32m8_t test_vclz_v_u32m8(vuint32m8_t vs2, size_t vl) {
195 return __riscv_vclz(vs2, vl);
204 vuint64m1_t test_vclz_v_u64m1(vuint64m1_t vs2, size_t vl) {
205 return __riscv_vclz(vs2, vl);
214 vuint64m2_t test_vclz_v_u64m2(vuint64m2_t vs2, size_t vl) {
215 return __riscv_vclz(vs2, vl);
224 vuint64m4_t test_vclz_v_u64m4(vuint64m4_t vs2, size_t vl) {
225 return __riscv_vclz(vs2, vl);
234 vuint64m8_t test_vclz_v_u64m8(vuint64m8_t vs2, size_t vl) {
235 return __riscv_vclz(vs2, vl);
244 vuint8mf8_t test_vclz_v_u8mf8_m(vbool64_t mask, vuint8mf8_t vs2, size_t vl) {
245 return __riscv_vclz(mask, vs2, vl);
254 vuint8mf4_t test_vclz_v_u8mf4_m(vbool32_t mask, vuint8mf4_t vs2, size_t vl) {
255 return __riscv_vclz(mask, vs2, vl);
264 vuint8mf2_t test_vclz_v_u8mf2_m(vbool16_t mask, vuint8mf2_t vs2, size_t vl) {
265 return __riscv_vclz(mask, vs2, vl);
274 vuint8m1_t test_vclz_v_u8m1_m(vbool8_t mask, vuint8m1_t vs2, size_t vl) {
275 return __riscv_vclz(mask, vs2, vl);
284 vuint8m2_t test_vclz_v_u8m2_m(vbool4_t mask, vuint8m2_t vs2, size_t vl) {
285 return __riscv_vclz(mask, vs2, vl);
294 vuint8m4_t test_vclz_v_u8m4_m(vbool2_t mask, vuint8m4_t vs2, size_t vl) {
295 return __riscv_vclz(mask, vs2, vl);
304 vuint8m8_t test_vclz_v_u8m8_m(vbool1_t mask, vuint8m8_t vs2, size_t vl) {
305 return __riscv_vclz(mask, vs2, vl);
314 vuint16mf4_t test_vclz_v_u16mf4_m(vbool64_t mask, vuint16mf4_t vs2, size_t vl) {
315 return __riscv_vclz(mask, vs2, vl);
324 vuint16mf2_t test_vclz_v_u16mf2_m(vbool32_t mask, vuint16mf2_t vs2, size_t vl) {
325 return __riscv_vclz(mask, vs2, vl);
334 vuint16m1_t test_vclz_v_u16m1_m(vbool16_t mask, vuint16m1_t vs2, size_t vl) {
335 return __riscv_vclz(mask, vs2, vl);
344 vuint16m2_t test_vclz_v_u16m2_m(vbool8_t mask, vuint16m2_t vs2, size_t vl) {
345 return __riscv_vclz(mask, vs2, vl);
354 vuint16m4_t test_vclz_v_u16m4_m(vbool4_t mask, vuint16m4_t vs2, size_t vl) {
355 return __riscv_vclz(mask, vs2, vl);
364 vuint16m8_t test_vclz_v_u16m8_m(vbool2_t mask, vuint16m8_t vs2, size_t vl) {
365 return __riscv_vclz(mask, vs2, vl);
374 vuint32mf2_t test_vclz_v_u32mf2_m(vbool64_t mask, vuint32mf2_t vs2, size_t vl) {
375 return __riscv_vclz(mask, vs2, vl);
384 vuint32m1_t test_vclz_v_u32m1_m(vbool32_t mask, vuint32m1_t vs2, size_t vl) {
385 return __riscv_vclz(mask, vs2, vl);
394 vuint32m2_t test_vclz_v_u32m2_m(vbool16_t mask, vuint32m2_t vs2, size_t vl) {
395 return __riscv_vclz(mask, vs2, vl);
404 vuint32m4_t test_vclz_v_u32m4_m(vbool8_t mask, vuint32m4_t vs2, size_t vl) {
405 return __riscv_vclz(mask, vs2, vl);
414 vuint32m8_t test_vclz_v_u32m8_m(vbool4_t mask, vuint32m8_t vs2, size_t vl) {
415 return __riscv_vclz(mask, vs2, vl);
424 vuint64m1_t test_vclz_v_u64m1_m(vbool64_t mask, vuint64m1_t vs2, size_t vl) {
425 return __riscv_vclz(mask, vs2, vl);
434 vuint64m2_t test_vclz_v_u64m2_m(vbool32_t mask, vuint64m2_t vs2, size_t vl) {
435 return __riscv_vclz(mask, vs2, vl);
444 vuint64m4_t test_vclz_v_u64m4_m(vbool16_t mask, vuint64m4_t vs2, size_t vl) {
445 return __riscv_vclz(mask, vs2, vl);
454 vuint64m8_t test_vclz_v_u64m8_m(vbool8_t mask, vuint64m8_t vs2, size_t vl) {
455 return __riscv_vclz(mask, vs2, vl);