Lines Matching defs:data8

1105 	uint8_t data8;
1112 urtw_read8_m(sc, URTW_CONFIG3, &data8);
1114 data8 | URTW_CONFIG3_ANAPARAM_WRITE | URTW_CONFIG3_GNT_SELECT);
1120 urtw_read8_m(sc, 0x62, &data8);
1121 urtw_write8_m(sc, 0x62, data8 & ~(1 << 5));
1122 urtw_write8_m(sc, 0x62, data8 | (1 << 5));
1124 urtw_read8_m(sc, URTW_CONFIG3, &data8);
1125 data8 &= ~URTW_CONFIG3_ANAPARAM_WRITE;
1126 urtw_write8_m(sc, URTW_CONFIG3, data8);
1168 urtw_read8_m(sc, 0xdb, &data8);
1169 urtw_write8_m(sc, 0xdb, data8 | (1 << 2));
1293 uint8_t data8;
1297 urtw_read8_m(sc, URTW_CMD, &data8);
1298 data8 = (data8 & 0x2) | URTW_CMD_RST;
1299 urtw_write8_m(sc, URTW_CMD, data8);
1303 urtw_read8_m(sc, URTW_CMD, &data8);
1304 if (!(data8 & URTW_CMD_RST))
1341 uint8_t data8;
1351 urtw_read8_m(sc, URTW_CMD, &data8);
1352 data8 &= ~(URTW_CMD_RX_ENABLE | URTW_CMD_TX_ENABLE);
1353 urtw_write8_m(sc, URTW_CMD, data8);
1362 urtw_read8_m(sc, URTW_CONFIG4, &data8);
1363 urtw_write8_m(sc, URTW_CONFIG4, data8 | URTW_CONFIG4_VCOOFF);
2252 uint8_t data8;
2255 urtw_read8_m(sc, URTW_EPROM_CMD, &data8);
2256 *data = (data8 & URTW_EPROM_READBIT) ? 1 : 0;
2366 uint8_t data8;
2371 urtw_read8_m(sc, 0xe1, &data8);
2372 switch (data8) {
2383 device_printf(sc->sc_dev, "unknown type: %#x\n", data8);
2441 (sc->sc_flags & URTW_RTL8187B) ? ((data8 == 0) ? "b" :
2442 (data8 == 1) ? "d" : "e") : "none");
3200 uint8_t data8;
3213 urtw_read8_m(sc, URTW_CW_CONF, &data8);
3214 data8 |= URTW_CW_CONF_PERPACKET_RETRY;
3215 urtw_write8_m(sc, URTW_CW_CONF, data8);
3218 urtw_read8_m(sc, URTW_TX_AGC_CTL, &data8);
3219 data8 |= URTW_TX_AGC_CTL_PERPACKET_GAIN;
3220 urtw_write8_m(sc, URTW_TX_AGC_CTL, data8);
3225 urtw_read8_m(sc, URTW_RATE_FALLBACK, &data8);
3227 data8 | URTW_RATE_FALLBACK_ENABLE);
3229 urtw_read8_m(sc, URTW_MSR, &data8);
3230 urtw_write8_m(sc, URTW_MSR, data8 & 0xf3);
3231 urtw_read8_m(sc, URTW_MSR, &data8);
3232 urtw_write8_m(sc, URTW_MSR, data8 | URTW_MSR_LINK_ENEDCA);
3241 urtw_read8_m(sc, URTW_CONFIG1, &data8);
3242 data8 = (data8 & 0x3f) | 0x80;
3243 urtw_write8_m(sc, URTW_CONFIG1, data8);
3279 urtw_read8_m(sc, URTW_CONFIG3, &data8);
3281 data8 | URTW_CONFIG3_ANAPARAM_WRITE);
3846 uint8_t data8;
3862 urtw_read8_m(sc, URTW_MSR, &data8);
3863 data8 |= URTW_MSR_LINK_ENEDCA;
3864 urtw_write8_m(sc, URTW_MSR, data8);
3868 urtw_read8_m(sc, URTW_CW_CONF, &data8);
3869 data8 &= ~(URTW_CW_CONF_PERPACKET_CW | URTW_CW_CONF_PERPACKET_RETRY);
3870 urtw_write8_m(sc, URTW_CW_CONF, data8);
3872 urtw_read8_m(sc, URTW_TX_AGC_CTL, &data8);
3873 data8 &= ~URTW_TX_AGC_CTL_PERPACKET_GAIN;
3874 data8 &= ~URTW_TX_AGC_CTL_PERPACKET_ANTSEL;
3875 data8 &= ~URTW_TX_AGC_CTL_FEEDBACK_ANT;
3876 urtw_write8_m(sc, URTW_TX_AGC_CTL, data8);
3890 urtw_read8_m(sc, URTW_CMD, &data8);
3891 urtw_write8_m(sc, URTW_CMD, data8 | URTW_CMD_TX_ENABLE);