Lines Matching defs:eicr
2655 u32 eicr, eicr_mask;
2664 eicr = IXGBE_READ_REG(hw, IXGBE_EICS);
2666 eicr &= ~IXGBE_EICR_RTX_QUEUE;
2668 IXGBE_WRITE_REG(hw, IXGBE_EICR, eicr);
2671 if (eicr & IXGBE_EICR_LSC) {
2678 (eicr & IXGBE_EICR_FLOW_DIR)) {
2686 if (eicr & IXGBE_EICR_ECC) {
2700 if (!(eicr & IXGBE_EICR_GPI_SDP0_X550EM_a))
2716 if (!(eicr & IXGBE_EICR_TS))
2734 (eicr & IXGBE_EICR_MAILBOX))
2745 if (eicr & eicr_mask) {
2751 (eicr & IXGBE_EICR_GPI_SDP1_BY_MAC(hw))) {
2760 ixgbe_check_fan_failure(sc, eicr, true);
2767 (eicr & IXGBE_EICR_GPI_SDP0_X540)) {
4129 u32 eicr, eicr_mask;
4131 eicr = IXGBE_READ_REG(hw, IXGBE_EICR);
4134 if (eicr == 0) {
4141 (eicr & IXGBE_EICR_GPI_SDP1)) {
4149 if (eicr & IXGBE_EICR_LSC) {
4161 if (eicr & eicr_mask) {
4167 (eicr & IXGBE_EICR_GPI_SDP1_BY_MAC(hw))) {
4176 (eicr & IXGBE_EICR_GPI_SDP0_X540))