Lines Matching +full:csi +full:- +full:2

1 /*-
9 * 2. Redistributions in binary form must reproduce the above copyright
38 { "PB2", 1, 2, { "gpio_in", "gpio_out", "uart2", "jtag", NULL, NULL, "pb_eint2" }, 6, 2, 0},
48 { "PC0", 2, 0, { "gpio_in", "gpio_out", "nand", "spi0" } },
49 { "PC1", 2, 1, { "gpio_in", "gpio_out", "nand", "spi0" } },
50 { "PC2", 2, 2, { "gpio_in", "gpio_out", "nand", "spi0" } },
51 { "PC3", 2, 3, { "gpio_in", "gpio_out", "nand", "spi0" } },
52 { "PC4", 2, 4, { "gpio_in", "gpio_out", "nand" } },
53 { "PC5", 2, 5, { "gpio_in", "gpio_out", "nand", "mmc2" } },
54 { "PC6", 2, 6, { "gpio_in", "gpio_out", "nand", "mmc2" } },
55 { "PC7", 2, 7, { "gpio_in", "gpio_out", "nand" } },
56 { "PC8", 2, 8, { "gpio_in", "gpio_out", "nand", "mmc2" } },
57 { "PC9", 2, 9, { "gpio_in", "gpio_out", "nand", "mmc2" } },
58 { "PC10", 2, 10, { "gpio_in", "gpio_out", "nand", "mmc2" } },
59 { "PC11", 2, 11, { "gpio_in", "gpio_out", "nand", "mmc2" } },
60 { "PC12", 2, 12, { "gpio_in", "gpio_out", "nand", "mmc2" } },
61 { "PC13", 2, 13, { "gpio_in", "gpio_out", "nand", "mmc2" } },
62 { "PC14", 2, 14, { "gpio_in", "gpio_out", "nand", "mmc2" } },
63 { "PC15", 2, 15, { "gpio_in", "gpio_out", "nand", "mmc2" } },
64 { "PC16", 2, 16, { "gpio_in", "gpio_out", "nand", "mmc2" } },
65 { "PC17", 2, 17, { "gpio_in", "gpio_out", "nand" } },
66 { "PC18", 2, 18, { "gpio_in", "gpio_out", "nand" } },
68 { "PD2", 3, 2, { "gpio_in", "gpio_out", "lcd", NULL, "gmac" } },
93 { "PE0", 4, 0, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } },
94 { "PE1", 4, 1, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } },
95 { "PE2", 4, 2, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } },
96 { "PE3", 4, 3, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } },
97 { "PE4", 4, 4, { "gpio_in", "gpio_out", "csi" } },
98 { "PE5", 4, 5, { "gpio_in", "gpio_out", "csi" } },
99 { "PE6", 4, 6, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } },
100 { "PE7", 4, 7, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } },
101 { "PE8", 4, 8, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } },
102 { "PE9", 4, 9, { "gpio_in", "gpio_out", "csi", NULL, "ccir" } },
103 { "PE10", 4, 10, { "gpio_in", "gpio_out", "csi", "uart4", "ccir" } },
104 { "PE11", 4, 11, { "gpio_in", "gpio_out", "csi", "uart4", "ccir" } },
105 { "PE12", 4, 12, { "gpio_in", "gpio_out", "csi", "uart4", "ccir" } },
106 { "PE13", 4, 13, { "gpio_in", "gpio_out", "csi", "uart4", "ccir" } },
107 { "PE14", 4, 14, { "gpio_in", "gpio_out", "csi", "twi2" } },
108 { "PE15", 4, 15, { "gpio_in", "gpio_out", "csi", "twi2" } },
116 { "PF2", 5, 2, { "gpio_in", "gpio_out", "mmc0", "uart0" } },
124 { "PG2", 6, 2, { "gpio_in", "gpio_out", "mmc1", NULL, NULL, NULL, "pg_eint2" }, 6, 2, 1},
137 { "PH0", 7, 0, { "gpio_in", "gpio_out", "i2c0", NULL, NULL, NULL, "ph_eint0" }, 6, 0, 2},
138 { "PH1", 7, 1, { "gpio_in", "gpio_out", "i2c0", NULL, NULL, NULL, "ph_eint1" }, 6, 1, 2},
139 { "PH2", 7, 2, { "gpio_in", "gpio_out", "i2c1", NULL, NULL, NULL, "ph_eint2" }, 6, 2, 2},
140 { "PH3", 7, 3, { "gpio_in", "gpio_out", "i2c1", NULL, NULL, NULL, "ph_eint3" }, 6, 3, 2},
141 { "PH4", 7, 4, { "gpio_in", "gpio_out", "i2c2", NULL, NULL, NULL, "ph_eint4" }, 6, 4, 2},
142 { "PH5", 7, 5, { "gpio_in", "gpio_out", "i2c2", NULL, NULL, NULL, "ph_eint5" }, 6, 5, 2},
143 { "PH6", 7, 6, { "gpio_in", "gpio_out", "hdmiddc", NULL, NULL, NULL, "ph_eint6" }, 6, 6, 2},
144 { "PH7", 7, 7, { "gpio_in", "gpio_out", "hdmiddc", NULL, NULL, NULL, "ph_eint7" }, 6, 7, 2},
145 { "PH8", 7, 8, { "gpio_in", "gpio_out", "hdmiddc", NULL, NULL, NULL, "ph_eint8" }, 6, 8, 2},
146 { "PH9", 7, 9, { "gpio_in", "gpio_out", NULL, NULL, NULL, NULL, "ph_eint9" }, 6, 9, 2},
147 { "PH10", 7, 10, { "gpio_in", "gpio_out", NULL, NULL, NULL, NULL, "ph_eint10" }, 6, 10, 2},
148 { "PH11", 7, 11, { "gpio_in", "gpio_out", NULL, NULL, NULL, NULL, "ph_eint11" }, 6, 11, 2},