Lines Matching defs:isIntRegForSubInst

132 static bool isIntRegForSubInst(Register Reg) {
138 return isIntRegForSubInst(HRI.getSubReg(Reg, Hexagon::isub_lo)) &&
139 isIntRegForSubInst(HRI.getSubReg(Reg, Hexagon::isub_hi));
3446 isIntRegForSubInst(Src1Reg) && isIntRegForSubInst(Src2Reg))
3457 isIntRegForSubInst(SrcReg) && MI.getOperand(2).isImm() &&
3466 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg))
3474 if (isIntRegForSubInst(DstReg))
3483 isIntRegForSubInst(Src1Reg) && (MI.getOperand(2).getImm() == 0))
3942 if (isIntRegForSubInst(DstReg)) {
3949 if (isIntRegForSubInst(SrcReg) &&
3960 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg) &&
3981 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg) &&
3991 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg) &&
4066 isIntRegForSubInst(Src2Reg) &&
4071 if (isIntRegForSubInst(Src1Reg) && isIntRegForSubInst(Src2Reg) &&
4081 if (isIntRegForSubInst(Src1Reg) && isIntRegForSubInst(Src2Reg) &&
4099 if (isIntRegForSubInst(Src1Reg) && isIntRegForSubInst(Src2Reg) &&
4119 if (isIntRegForSubInst(Src1Reg) && MI.getOperand(1).isImm() &&
4128 if (isIntRegForSubInst(Src1Reg) &&
4161 if (isIntRegForSubInst(DstReg)) {
4173 if (isIntRegForSubInst(SrcReg) && MI.getOperand(2).isImm() &&
4185 if (isIntRegForSubInst(DstReg) && (DstReg == Src1Reg) &&
4186 isIntRegForSubInst(Src2Reg))
4196 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg) &&
4207 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg))
4217 if (isIntRegForSubInst(DstReg))
4233 if (isIntRegForSubInst(DstReg) &&
4244 Hexagon::P0 == DstReg && isIntRegForSubInst(SrcReg) &&
4269 if (isDblRegForSubInst(DstReg, HRI) && isIntRegForSubInst(SrcReg) &&
4279 if (isDblRegForSubInst(DstReg, HRI) && isIntRegForSubInst(SrcReg) &&
4295 if (isIntRegForSubInst(DstReg) && isIntRegForSubInst(SrcReg))