Lines Matching defs:TmpReg
2356 Register TmpReg =
2358 FIOp.setReg(TmpReg);
2361 if ((!FrameReg || !Offset) && TmpReg) {
2363 auto MIB = BuildMI(*MBB, MI, DL, TII->get(Opc), TmpReg);
2376 UseSGPR ? TmpReg
2382 if ((!TmpSReg && !FrameReg) || (!TmpReg && !UseSGPR))
2410 BuildMI(*MBB, MI, DL, TII->get(AMDGPU::V_MOV_B32_e32), TmpReg)
2592 Register TmpReg = RS->scavengeRegisterBackwards(AMDGPU::VGPR_32RegClass,
2594 BuildMI(*MBB, MI, DL, TII->get(AMDGPU::V_MOV_B32_e32), TmpReg)
2596 FIOp.ChangeToRegister(TmpReg, false, false, true);